ZHCUBT8 February   2024 ADS127L18

 

  1.   1
  2.   说明
  3.   开始使用
  4.   特性
  5.   应用
  6.   6
  7. 1评估模块概述
    1. 1.1 引言
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  8. 2硬件
    1. 2.1  EVM 模拟输入选项
    2. 2.2  电源要求
    3. 2.3  ADC 连接和去耦
    4. 2.4  模数转换器 (ADC) 输入放大器
    5. 2.5  VCOM 缓冲器
    6. 2.6  电压基准
    7. 2.7  基准缓冲器
    8. 2.8  时钟树
    9. 2.9  串行接口
    10. 2.10 EEPROM
    11. 2.11 电源
    12. 2.12 低压降稳压器 (LDO)
  9. 3软件
    1. 3.1 软件说明
    2. 3.2 ADS127L18 EVM 软件安装
  10. 4实现结果
    1. 4.1 EVM 操作
      1. 4.1.1 评估设置
      2. 4.1.2 可选 EVM 连接
      3. 4.1.3 EVM 寄存器设置
      4. 4.1.4 ADC 采集设置
        1. 4.1.4.1 ADC 配置
        2. 4.1.4.2 时钟配置
        3. 4.1.4.3 SPI 和数据端口配置
        4. 4.1.4.4 滤波器配置
        5. 4.1.4.5 通道配置
      5. 4.1.5 时域显示
      6. 4.1.6 频谱分析显示
      7. 4.1.7 直方图分析显示
  11. 5硬件设计文件
    1. 5.1 原理图
    2. 5.2 PCB 布局
    3. 5.3 物料清单 (BOM)
  12. 6其他信息
    1. 6.1 商标
  13. 7相关文档
    1. 7.1 补充内容

时钟配置

图 5-6 展示了时钟选项卡,用户可以在这里为 ADC 调制器、数据端口和其他时序配置快速选择不同的时钟选项。如果使用与默认 32.768MHz EVM 配置不同的时钟频率,则可以在 Waveform Settings 下面更新外部时钟值。更新外部时钟值也会更新计算得出的数据速率。有关这些设置功能的更多详细信息,请参阅 ADS127L18 数据表

ADS127L18EVM-PDK 时钟配置图 4-6 时钟配置