ZHCUBT8 February   2024 ADS127L18

 

  1.   1
  2.   说明
  3.   开始使用
  4.   特性
  5.   应用
  6.   6
  7. 1评估模块概述
    1. 1.1 引言
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  8. 2硬件
    1. 2.1  EVM 模拟输入选项
    2. 2.2  电源要求
    3. 2.3  ADC 连接和去耦
    4. 2.4  模数转换器 (ADC) 输入放大器
    5. 2.5  VCOM 缓冲器
    6. 2.6  电压基准
    7. 2.7  基准缓冲器
    8. 2.8  时钟树
    9. 2.9  串行接口
    10. 2.10 EEPROM
    11. 2.11 电源
    12. 2.12 低压降稳压器 (LDO)
  9. 3软件
    1. 3.1 软件说明
    2. 3.2 ADS127L18 EVM 软件安装
  10. 4实现结果
    1. 4.1 EVM 操作
      1. 4.1.1 评估设置
      2. 4.1.2 可选 EVM 连接
      3. 4.1.3 EVM 寄存器设置
      4. 4.1.4 ADC 采集设置
        1. 4.1.4.1 ADC 配置
        2. 4.1.4.2 时钟配置
        3. 4.1.4.3 SPI 和数据端口配置
        4. 4.1.4.4 滤波器配置
        5. 4.1.4.5 通道配置
      5. 4.1.5 时域显示
      6. 4.1.6 频谱分析显示
      7. 4.1.7 直方图分析显示
  11. 5硬件设计文件
    1. 5.1 原理图
    2. 5.2 PCB 布局
    3. 5.3 物料清单 (BOM)
  12. 6其他信息
    1. 6.1 商标
  13. 7相关文档
    1. 7.1 补充内容

时钟树

图 3-8 展示了通过跳线 JP1 选择的 ADS127L18EVM 的不同时钟选项。JP1 的默认设置为位置 2-3 (EVM CLK),这将在 ADS127L18EVM 板上启用本地 32.768MHz 振荡器 (Y1)。此时钟会路由到 ADS127L18 的时钟输入,从而支持所有速度模式。将 JP1 移动到位置 1-2 (EXT CLK) 即可在 SMA 连接器 (J2) 上提供外部时钟。使用振幅等于 1.8V (IOVDD) 且频率在 ADS127L18 指定范围内的 CMOS 方波信号。

警告: 时钟输入 (J2) 的最大工作电压电平为 1.95V。超过此电压电平或在 ADS127L18EVM 上电之前施加时钟输入可能会对 ADS127L18 造成永久损坏。
ADS127L18EVM-PDK 时钟树图 2-8 时钟树