ZHCADS3 January   2024 LMK6H

 

  1.   1
  2.   摘要
  3.   商标
  4. 1简介
    1. 1.1 为何使用相位噪声分析仪?
  5. 2认识相位噪声图
  6. 3相位噪声分析仪测量设置
    1. 3.1 起始或终止频率
    2. 3.2 均值计算和相关性
    3. 3.3 持久性
    4. 3.4 杂散视图模式
    5. 3.5 其他设置
  7. 4针对不同时钟格式的硬件设置
    1. 4.1 LVCMOS
    2. 4.2 LVDS
    3. 4.3 LVPECL/HCSL
    4. 4.4 平衡-非平衡变压器建议
  8. 5不同端接方案下的典型测量
    1. 5.1 LVCMOS
    2. 5.2 LVDS
    3. 5.3 LVPECL
    4. 5.4 HCSL
  9. 6总结
  10. 7参考资料

LVDS

需要对平衡-非平衡变压器之前的 LVDS 时钟进行交流耦合,避免时钟信号发生显著衰减。如果没有平衡-非平衡变压器,则可以进行单端测量。请注意,对于单端测量,务必正确端接输出的未使用一端,如图 4-3 所示,以确保在输出驱动器上正确加载。在没有平衡-非平衡变压器的情况下进行单端测量时,由于信号功率降低和缺乏共模噪声抑制,相位噪声性能也会有所下降。

GUID-20230927-SS0I-2DCR-WLKW-NVD53XNQRPG8-low.svg图 4-2 用于相位噪声测量的建议 LVDS 端接方案
GUID-20231013-SS0I-HZXB-JCQG-R730LW2RS9DH-low.svg图 4-3 用于相位噪声测量的备选 LVDS 端接方案(单端)