ZHCAC41 February 2023 TMS320F280025C
设计过程的最后一步是通过在预期系统上运行设计来测试整个设计。
建议从可控测试设置开始,以便在移入目标应用之前对逻辑设计进行全面的特性描述。测试设置应包括 CLB 逻辑功能的完整测试覆盖。这包括不同的数据模式和时钟频率,以及引入刻意错误条件的机制,尤其是在 CLB 逻辑设计用于检测错误的情况下。
通过调整仿真器激励并查看 CLB 逻辑块内的信号,CLB 仿真器可用于调试任何观察到的测试故障。修改 CLB 逻辑后,再次编译并运行测试。