ZHCSUA8 December   2023 PCM5140-Q1

ADVANCE INFORMATION  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较表
  6. 引脚配置和功能
  7. 规格
    1. 6.1  绝对最大额定值
    2. 6.2  ESD 等级
    3. 6.3  建议运行条件
    4. 6.4  热性能信息
    5. 6.5  电气特性
    6. 6.6  时序要求:I2C 接口
    7. 6.7  开关特性:I2C 接口
    8. 6.8  时序要求:SPI 接口
    9. 6.9  开关特性:SPI 接口
    10. 6.10 时序要求:TDM、I2S 或 LJ 接口
    11. 6.11 开关特性:TDM、I2S 或 LJ 接口
    12. 6.12 时序要求:PDM 数字麦克风接口
    13. 6.13 开关特性:PDM 数字麦克风接口
    14. 6.14 典型特性
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1  串行接口
        1. 7.3.1.1 控制串行接口
        2. 7.3.1.2 音频串行接口
          1. 7.3.1.2.1 时分多路复用 (TDM) 音频接口
          2. 7.3.1.2.2 IC 间音频 (I2S) 接口
          3. 7.3.1.2.3 左对齐 (LJ) 接口
        3. 7.3.1.3 通过共享总线使用多个器件
      2. 7.3.2  锁相环 (PLL) 和时钟生成
      3. 7.3.3  输入通道配置
      4. 7.3.4  基准电压
      5. 7.3.5  可编程麦克风偏置
      6. 7.3.6  信号链处理
        1. 7.3.6.1 可编程通道增益和数字音量控制
        2. 7.3.6.2 可编程通道增益校准
        3. 7.3.6.3 可编程通道相位校准
        4. 7.3.6.4 可编程数字高通滤波器
        5. 7.3.6.5 可编程数字双二阶滤波器
        6. 7.3.6.6 可编程通道加法器和数字混频器
        7. 7.3.6.7 可配置数字抽取滤波器
          1. 7.3.6.7.1 线性相位滤波器
            1. 7.3.6.7.1.1 采样速率:8kHz 或 7.35kHz
            2. 7.3.6.7.1.2 采样速率:16kHz 或 14.7kHz
            3. 7.3.6.7.1.3 采样速率:24kHz 或 22.05kHz
            4. 7.3.6.7.1.4 采样速率:32kHz 或 29.4kHz
            5. 7.3.6.7.1.5 采样速率:48kHz 或 44.1kHz
            6. 7.3.6.7.1.6 采样速率:96kHz 或 88.2kHz
            7. 7.3.6.7.1.7 采样速率:192kHz 或 176.4kHz
            8. 7.3.6.7.1.8 采样速率:384kHz 或 352.8kHz
            9. 7.3.6.7.1.9 采样速率:768kHz 至 705.6kHz
          2. 7.3.6.7.2 低延迟滤波器
            1. 7.3.6.7.2.1 采样速率:16kHz 或 14.7kHz
            2. 7.3.6.7.2.2 采样速率:24kHz 或 22.05kHz
            3. 7.3.6.7.2.3 采样速率:32kHz 或 29.4kHz
            4. 7.3.6.7.2.4 采样速率:48kHz 或 44.1kHz
            5. 7.3.6.7.2.5 采样速率:96kHz 或 88.2kHz
            6. 7.3.6.7.2.6 采样速率:192kHz 或 176.4kHz
          3. 7.3.6.7.3 超低延迟滤波器
            1. 7.3.6.7.3.1 采样速率:16kHz 或 14.7kHz
            2. 7.3.6.7.3.2 采样速率:24kHz 或 22.05kHz
            3. 7.3.6.7.3.3 采样速率:32kHz 或 29.4kHz
            4. 7.3.6.7.3.4 采样速率:48kHz 或 44.1kHz
            5. 7.3.6.7.3.5 采样速率:96kHz 或 88.2kHz
            6. 7.3.6.7.3.6 采样速率:192kHz 或 176.4kHz
            7. 7.3.6.7.3.7 采样速率:384kHz 至 352.8kHz
      7. 7.3.7  动态范围增强器 (DRE)
      8. 7.3.8  自动增益控制器 (AGC)
      9. 7.3.9  数字 PDM 麦克风录音通道
      10. 7.3.10 中断、状态和数字 I/O 引脚多路复用
    4. 7.4 器件功能模式
      1. 7.4.1 硬件关断
      2. 7.4.2 睡眠模式或软件关断
      3. 7.4.3 工作模式
      4. 7.4.4 软件复位
    5. 7.5 编程
      1. 7.5.1 控制串行接口
        1. 7.5.1.1 I2C 控制接口
          1. 7.5.1.1.1 常规 I2C 操作
          2. 7.5.1.1.2 I2C 单字节和多字节传输
            1. 7.5.1.1.2.1 I2C 单字节写入
            2. 7.5.1.1.2.2 I2C 多字节写入
            3. 7.5.1.1.2.3 I2C 单字节读取
            4. 7.5.1.1.2.4 I2C 多字节读取
        2. 7.5.1.2 串行外设接口 (SPI) 控制接口
    6. 7.6 寄存器映射
      1. 7.6.1 器件配置寄存器
        1. 7.6.1.1 寄存器说明
          1. 7.6.1.1.1  PAGE_CFG 寄存器(页面 = 0x00,地址 = 0x00)[复位 = 0h]
          2. 7.6.1.1.2  SW_RESET 寄存器(页面 = 0x00,地址 = 0x01)[复位 = 0h]
          3. 7.6.1.1.3  SLEEP_CFG 寄存器(页面 = 0x00,地址 = 0x02)[复位 = 0h]
          4. 7.6.1.1.4  SHDN_CFG 寄存器(页面 = 0x00,地址 = 0x05)[复位 = 5h]
          5. 7.6.1.1.5  ASI_CFG0 寄存器(页面 = 0x00,地址 = 0x07)[复位 = 30h]
          6. 7.6.1.1.6  ASI_CFG1 寄存器(页面 = 0x00,地址 = 0x08)[复位 = 0h]
          7. 7.6.1.1.7  ASI_CFG2 寄存器(页面 = 0x00,地址 = 0x09)[复位 = 0h]
          8. 7.6.1.1.8  ASI_CH1 寄存器(页面 = 0x00,地址 = 0x0B)[复位 = 0h]
          9. 7.6.1.1.9  ASI_CH2 寄存器(页面 = 0x00,地址 = 0x0C)[复位 = 1h]
          10. 7.6.1.1.10 ASI_CH3 寄存器(页面 = 0x00,地址 = 0x0D)[复位 = 2h]
          11. 7.6.1.1.11 ASI_CH4 寄存器(页面 = 0x00,地址 = 0x0E)[复位 = 3h]
          12. 7.6.1.1.12 ASI_CH5 寄存器(页面 = 0x00,地址 = 0x0F)[复位 = 4h]
          13. 7.6.1.1.13 ASI_CH6 寄存器(页面 = 0x00,地址 = 0x10)[复位 = 5h]
          14. 7.6.1.1.14 ASI_CH7 寄存器(页面 = 0x00,地址 = 0x11)[复位 = 6h]
          15. 7.6.1.1.15 ASI_CH8 寄存器(页面 = 0x00,地址 = 0x12)[复位 = 7h]
          16. 7.6.1.1.16 MST_CFG0 寄存器(页面 = 0x00,地址 = 0x13)[复位 = 2h]
          17. 7.6.1.1.17 MST_CFG1 寄存器(页面 = 0x00,地址 = 0x14)[复位 = 48h]
          18. 7.6.1.1.18 ASI_STS 寄存器(页面 = 0x00,地址 = 0x15)[复位 = FFh]
          19. 7.6.1.1.19 CLK_SRC 寄存器(页面 = 0x00,地址 = 0x16)[复位 = 10h]
          20. 7.6.1.1.20 PDMCLK_CFG 寄存器(页面 = 0x00,地址 = 0x1F)[复位 = 40h]
          21. 7.6.1.1.21 PDMIN_CFG 寄存器(页面 = 0x00,地址 = 0x20)[复位 = 0h]
          22. 7.6.1.1.22 GPIO_CFG0 寄存器(页面 = 0x00,地址 = 0x21)[复位 = 22h]
          23. 7.6.1.1.23 GPO_CFG0 寄存器(页面 = 0x00,地址 = 0x22)[复位 = 0h]
          24. 7.6.1.1.24 GPO_CFG1 寄存器(页面 = 0x00,地址 = 0x23)[复位 = 0h]
          25. 7.6.1.1.25 GPO_CFG2 寄存器(页面 = 0x00,地址 = 0x24)[复位 = 0h]
          26. 7.6.1.1.26 GPO_CFG3 寄存器(页面 = 0x00,地址 = 0x25)[复位 = 0h]
          27. 7.6.1.1.27 GPO_VAL 寄存器(页面 = 0x00,地址 = 0x29)[复位 = 0h]
          28. 7.6.1.1.28 GPIO_MON 寄存器(页面 = 0x00,地址 = 0x2A)[复位 = 0h]
          29. 7.6.1.1.29 GPI_CFG0 寄存器(页面 = 0x00,地址 = 0x2B)[复位 = 0h]
          30. 7.6.1.1.30 GPI_CFG1 寄存器(页面 = 0x00,地址 = 0x2C)[复位 = 0h]
          31. 7.6.1.1.31 GPI_MON 寄存器(页面 = 0x00,地址 = 0x2F)[复位 = 0h]
          32. 7.6.1.1.32 INT_CFG 寄存器(页面 = 0x00,地址 = 0x32)[复位 = 0h]
          33. 7.6.1.1.33 INT_MASK0 寄存器(页面 = 0x00,地址 = 0x33)[复位 = FFh]
          34. 7.6.1.1.34 INT_LTCH0 寄存器(页面 = 0x00,地址 = 0x36)[复位 = 0h]
          35. 7.6.1.1.35 BIAS_CFG 寄存器(页面 = 0x00,地址 = 0x3B)[复位 = 0h]
          36. 7.6.1.1.36 CH1_CFG0 寄存器(页面 = 0x00,地址 = 0x3C)[复位 = 0h]
          37. 7.6.1.1.37 CH1_CFG1 寄存器(页面 = 0x00,地址 = 0x3D)[复位 = 0h]
          38. 7.6.1.1.38 CH1_CFG2 寄存器(页面 = 0x00,地址 = 0x3E)[复位 = C9h]
          39. 7.6.1.1.39 CH1_CFG3 寄存器(页面 = 0x00,地址 = 0x3F)[复位 = 80h]
          40. 7.6.1.1.40 CH1_CFG4 寄存器(页面 = 0x00,地址 = 0x40)[复位 = 0h]
          41. 7.6.1.1.41 CH2_CFG0 寄存器(页面 = 0x00,地址 = 0x41)[复位 = 0h]
          42. 7.6.1.1.42 CH2_CFG1 寄存器(页面 = 0x00,地址 = 0x42)[复位 = 0h]
          43. 7.6.1.1.43 CH2_CFG2 寄存器(页面 = 0x00,地址 = 0x43)[复位 = C9h]
          44. 7.6.1.1.44 CH2_CFG3 寄存器(页面 = 0x00,地址 = 0x44)[复位 = 80h]
          45. 7.6.1.1.45 CH2_CFG4 寄存器(页面 = 0x00,地址 = 0x45)[复位 = 0h]
          46. 7.6.1.1.46 CH3_CFG0 寄存器(页面 = 0x00,地址 = 0x46)[复位 = 0h]
          47. 7.6.1.1.47 CH3_CFG1 寄存器(页面 = 0x00,地址 = 0x47)[复位 = 0h]
          48. 7.6.1.1.48 CH3_CFG2 寄存器(页面 = 0x00,地址 = 0x48)[复位 = C9h]
          49. 7.6.1.1.49 CH3_CFG3 寄存器(页面 = 0x00,地址 = 0x49)[复位 = 80h]
          50. 7.6.1.1.50 CH3_CFG4 寄存器(页面 = 0x00,地址 = 0x4A)[复位 = 0h]
          51. 7.6.1.1.51 CH4_CFG0 寄存器(页面 = 0x00,地址 = 0x4B)[复位 = 0h]
          52. 7.6.1.1.52 CH4_CFG1 寄存器(页面 = 0x00,地址 = 0x4C)[复位 = 0h]
          53. 7.6.1.1.53 CH4_CFG2 寄存器(页面 = 0x00,地址 = 0x4D)[复位 = C9h]
          54. 7.6.1.1.54 CH4_CFG3 寄存器(页面 = 0x00,地址 = 0x4E)[复位 = 80h]
          55. 7.6.1.1.55 CH4_CFG4 寄存器(页面 = 0x00,地址 = 0x4F)[复位 = 0h]
          56. 7.6.1.1.56 CH5_CFG2 寄存器(页面 = 0x00,地址 = 0x52)[复位 = C9h]
          57. 7.6.1.1.57 CH5_CFG3 寄存器(页面 = 0x00,地址 = 0x53)[复位 = 80h]
          58. 7.6.1.1.58 CH5_CFG4 寄存器(页面 = 0x00,地址 = 0x54)[复位 = 0h]
          59. 7.6.1.1.59 CH6_CFG2 寄存器(页面 = 0x00,地址 = 0x57)[复位 = C9h]
          60. 7.6.1.1.60 CH6_CFG3 寄存器(页面 = 0x00,地址 = 0x58)[复位 = 80h]
          61. 7.6.1.1.61 CH6_CFG4 寄存器(页面 = 0x00,地址 = 0x59)[复位 = 0h]
          62. 7.6.1.1.62 CH7_CFG2 寄存器(页面 = 0x00,地址 = 0x5C)[复位 = C9h]
          63. 7.6.1.1.63 CH7_CFG3 寄存器(页面 = 0x00,地址 = 0x5D)[复位 = 80h]
          64. 7.6.1.1.64 CH7_CFG4 寄存器(页面 = 0x00,地址 = 0x5E)[复位 = 0h]
          65. 7.6.1.1.65 CH8_CFG2 寄存器(页面 = 0x00,地址 = 0x61)[复位 = C9h]
          66. 7.6.1.1.66 CH8_CFG3 寄存器(页面 = 0x00,地址 = 0x62)[复位 = 80h]
          67. 7.6.1.1.67 CH8_CFG4 寄存器(页面 = 0x00,地址 = 0x63)[复位 = 0h]
          68. 7.6.1.1.68 DSP_CFG0 寄存器(页面 = 0x00,地址 = 0x6B)[复位 = 1h]
          69. 7.6.1.1.69 DSP_CFG1 寄存器(页面 = 0x00,地址 = 0x6C)[复位 = 40h]
          70. 7.6.1.1.70 DRE_CFG0 寄存器(页面 = 0x00,地址 = 0x6D)[复位 = 7Bh]
          71. 7.6.1.1.71 AGC_CFG0 寄存器(页面 = 0x00,地址= 0x70)[复位 = E7h]
          72. 7.6.1.1.72 IN_CH_EN 寄存器(页面 = 0x00,地址 = 0x73)[复位 = F0h]
          73. 7.6.1.1.73 ASI_OUT_CH_EN 寄存器(页面 = 0x00,地址 = 0x74)[复位 = 0h]
          74. 7.6.1.1.74 PWR_CFG 寄存器(页面 = 0x00,地址 = 0x75)[复位 = 0h]
          75. 7.6.1.1.75 DEV_STS0 寄存器(页面 = 0x00,地址 = 0x76)[复位 = 0h]
          76. 7.6.1.1.76 DEV_STS1 寄存器(页面 = 0x00,地址 = 0x77)[复位 = 80h]
          77. 7.6.1.1.77 I2C_CKSUM 寄存器(页面 = 0x00,地址 = 0x7E)[复位 = 00h]
      2. 7.6.2 可编程系数寄存器
        1. 7.6.2.1 可编程系数寄存器:页面 = 0x02
        2. 7.6.2.2 可编程系数寄存器:页面 = 0x03
        3. 7.6.2.3 可编程系数寄存器:页面 = 0x04
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 四通道模拟麦克风录音
        1. 8.2.1.1 设计要求
        2. 8.2.1.2 详细设计过程
          1. 8.2.1.2.1 EVM 设置的器件寄存器配置脚本示例
        3. 8.2.1.3 应用曲线
      2. 8.2.2 八通道数字 PDM 麦克风录音
        1. 8.2.2.1 设计要求
        2. 8.2.2.2 详细设计过程
          1. 8.2.2.2.1 EVM 设置的器件寄存器配置脚本示例
    3. 8.3 应做事项和禁止事项
      1. 8.3.1 186
  10. 电源相关建议
  11. 10布局
    1. 10.1 布局指南
    2. 10.2 布局示例
  12. 11器件和文档支持
    1. 11.1 文档支持
      1. 11.1.1 相关文档
    2. 11.2 接收文档更新通知
    3. 11.3 支持资源
    4. 11.4 商标
    5. 11.5 静电放电警告
    6. 11.6 术语表
  13. 12修订历史记录
  14. 13机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

电气特性

TA = 25°C、AVDD = 3.3V、IOVDD = 3.3V、fIN = 1kHz 正弦信号、fS = 48kHz、32 位音频数据、BCLK = 256 × fS、TDM 从模式且 PLL 开启(除非另有说明)
参数测试条件最小值典型值最大值单位
ADC 配置
交流输入阻抗输入引脚 INxP 或 INxM,2.5kΩ 输入阻抗选择2.5kΩ,
输入引脚 INxP 或 INxM,10kΩ 输入阻抗选择10
输入引脚 INxP 或 INxM,20kΩ 输入阻抗选择20
通道增益范围可编程范围,步长为 1dB042dB
线路/麦克风输入录音的 ADC 性能:AVDD 3.3V 运行电压
差分输入满量程交流信号电压交流耦合输入2VRMS
单端输入满量程交流信号电压交流耦合输入1VRMS
SNR信噪比,A 加权(1)(2)选择 IN1 差分输入且交流信号对地短路,启用 DRE(DRE_LVL = –36dB,DRE_MAXGAIN = 24dB),2.5kΩ 输入阻抗选择112119dB
选择 IN1 差分输入且交流信号对地短路,启用 DRE(DRE_LVL = –36dB,DRE_MAXGAIN = 24dB),10kΩ 输入阻抗选择116
选择 IN1 差分输入且交流信号对地短路,禁用 DRE,10kΩ 输入阻抗选择,0dB 通道增益102107
选择 IN1 差分输入且交流信号对地短路,禁用 DRE,10kΩ 输入阻抗选择,12dB 通道增益102
DR动态范围,A 加权(2)选择 IN1 差分输入和 –60dB 满量程交流信号输入,启用 DRE(DRE_LVL = –36dB,DRE_MAXGAIN = 24dB),2.5kΩ 输入阻抗选择120dB
选择 IN1 差分输入和 –60dB 满量程交流信号输入,启用 DRE(DRE_LVL = –36dB,DRE_MAXGAIN = 24dB),10kΩ 输入阻抗选择117
选择 IN1 差分输入和 –60dB 满量程交流信号输入,禁用 DRE,10kΩ 输入阻抗选择,0dB 通道增益108
选择 IN1 差分输入和 –72dB 满量程交流信号输入,禁用 DRE,10kΩ 输入阻抗选择,12dB 通道增益103
THD+N总谐波失真(2)(3)选择 IN1 差分输入和 –1dB 满量程交流信号输入,启用 DRE(DRE_LVL = –36dB,DRE_MAXGAIN = 24dB),2.5kΩ 输入阻抗选择–98-80dB
选择 IN1 差分输入和 –1dB 满量程交流信号输入,启用 DRE(DRE_LVL = –36dB,DRE_MAXGAIN = 24dB),10kΩ 输入阻抗选择–98
选择 IN1 差分输入和 –1dB 满量程交流信号输入,禁用 DRE,10kΩ 输入阻抗选择,0dB 通道增益–98
选择 IN1 差分输入和 –13dB 满量程交流信号输入,禁用 DRE,10kΩ 输入阻抗选择,12dB 通道增益–95
线路/麦克风输入录音的 ADC 性能:AVDD 1.8V 运行电压
差分输入满量程交流信号电压交流耦合输入1VRMS
单端输入满量程交流信号电压交流耦合输入0.5VRMS
SNR信噪比,A 加权(1)(2)选择 IN1 差分输入且交流信号对地短路,启用 DRE(DRE_LVL = –36dB,DRE_MAXGAIN = 24dB),2.5kΩ 输入阻抗选择112dB
选择 IN1 差分输入且交流信号对地短路,启用 DRE(DRE_LVL = –36dB,DRE_MAXGAIN = 24dB),10kΩ 输入阻抗选择110
选择 IN1 差分输入且交流信号对地短路,禁用 DRE,10kΩ 输入阻抗选择,0dB 通道增益100
DR动态范围,A 加权(2)选择 IN1 差分输入和 –60dB 满量程交流信号输入,启用 DRE(DRE_LVL = –36dB,DRE_MAXGAIN = 24dB),2.5kΩ 输入阻抗选择113dB
选择 IN1 差分输入和 –60dB 满量程交流信号输入,启用 DRE(DRE_LVL = –36dB,DRE_MAXGAIN = 24dB),10kΩ 输入阻抗选择111
选择 IN1 差分输入和 –60dB 满量程交流信号输入,禁用 DRE,0dB 通道增益101
THD+N总谐波失真(2)(3)选择 IN1 差分输入和 –2dB 满量程交流信号输入,启用 DRE(DRE_LVL = –36dB,DRE_MAXGAIN = 24dB),2.5kΩ 输入阻抗选择–90dB
选择 IN1 差分输入和 –2dB 满量程交流信号输入,启用 DRE(DRE_LVL = –36dB,DRE_MAXGAIN = 24dB),10kΩ 输入阻抗选择–90
选择 IN1 差分输入和 –2dB 满量程交流信号输入,禁用 DRE,10kΩ 输入阻抗选择,0dB 通道增益–90
ADC 其他参数
数字音量控制范围可编程 0.5dB 阶跃–10027dB
输出数据采样速率可编程7.35768kHz
输出数据样本字长可编程1632
数字高通滤波器截止频率具有可编程系数的一阶 IIR 滤波器,–3dB 点(默认设置)12Hz
通道间隔离–1dB 满量程交流信号输入至非测量通道-124dB
通道间增益不匹配–6dB 满量程交流信号输入和 0dB 通道增益0.1dB
增益漂移0dB 通道增益,在 15°C 至 35°C 的温度范围-4.4ppm/°C
通道间相位不匹配1kHz 正弦信号0.02
相位漂移1kHz 正弦信号,在 15°C 至 35°C 的温度范围内0.0005度/°C
PSRR电源抑制比100mVPP,AVDD 上 1kHz 正弦信号,选择差分输入,0dB 通道增益102dB
CMRR共模抑制比选择差分麦克风输入,0dB 通道增益,100mVPP、两个引脚上都为 1kHz 信号并在输出端测量电平60dB
麦克风偏置
MICBIAS 噪声BW = 20Hz 至 20kHz,A 加权,MICBIAS 和 AVSS 之间具有 1μF 电容器1.6µVRMS
MICBIAS 电压MICBIAS 编程为 VREF,VREF 编程为 2.75V、2.5V 或 1.375VVREFV
MICBIAS 编程为 VREF × 1.096,VREF 编程为 2.75V、2.5V 或 1.375VVREF × 1.096
通过 20mA 负载旁路至 AVDDAVDD – 0.2
MICBIAS 电流驱动MICBIAS 电压 ≥ 2.5V20mA
MICBIAS 电压 < 2.5V10
MICBIAS 负载调节MICBIAS 编程为 VREF 或 VREF× 1.096,最高在最大负载下测量00.61.8%
MICBIAS 过流保护阈值30mA
数字 I/O
VIL(SHDNZ)低电平数字输入逻辑电压阈值SHDNZ 引脚–0.30.25 × IOVDDV
VIH(SHDNZ)高电平数字输入逻辑电压阈值SHDNZ 引脚0.75 × IOVDDIOVDD + 0.3V
VIL低电平数字输入逻辑电压阈值除 INxP_GPIx、SDA 和 SCL 以外的所有数字引脚,IOVDD 1.8V 运行电压–0.30.35 × IOVDDV
除 INxP_GPIx、SDA 和 SCL 以外的所有数字引脚,IOVDD 3.3V 运行电压–0.30.8
VIH高电平数字输入逻辑电压阈值除 INxP_GPIx、SDA 和 SCL 以外的所有数字引脚,IOVDD 1.8V 运行电压0.65 × IOVDDIOVDD + 0.3V
除 INxP_GPIx、SDA 和 SCL 以外的所有数字引脚,IOVDD 3.3V 运行电压2IOVDD + 0.3
VOL低电平数字输出电压除 INxM_GPOx、SDA 和 SCL 以外的所有数字引脚,IOL = –2mA,IOVDD 1.8V 运行电压0.45V
除 INxM_GPOx、SDA 和 SCL 以外的所有数字引脚,IOL = –2mA,IOVDD 3.3V 运行电压0.4
VOH高电平数字输出电压除 INxM_GPOx、SDA 和 SCL 以外的所有数字引脚,IOH = 2mA,IOVDD 1.8V 运行电压IOVDD – 0.45V
除 INxM_GPOx、SDA 和 SCL 以外的所有数字引脚,IOH = 2mA,IOVDD 3.3V 运行电压2.4
VIL(I2C)低电平数字输入逻辑电压阈值SDA 和 SCL-0.50.3 x IOVDDV
VIH(I2C)高电平数字输入逻辑电压阈值SDA 和 SCL0.7 x IOVDDIOVDD + 0.5V
VOL1(I2C)低电平数字输出电压SDA,IOL(I2C) = –3mA,IOVDD > 2V0.4V
VOL2(I2C)低电平数字输出电压SDA,IOL(I2C) = –2mA,IOVDD ≤ 2V0.2 x IOVDDV
IOL(I2C)低电平数字输出电流SDA,VOL(I2C) = 0.4V,标准模式或快速模式3mA
SDA,VOL(I2C) = 0.4V,快速模式增强版20
IIH数字输入的输入逻辑高电平泄漏电流除 INxP_GPIx 引脚以外的所有数字引脚,输入 = IOVDD-50.15µA
IIL数字输入的输入逻辑低电平泄漏电流除 INxP_GPIx 引脚以外的所有数字引脚,输入 = 0V-50.15µA
VIL(GPIx)低电平数字输入逻辑电压阈值所有 INxP_GPIx 数字引脚,AVDD 1.8V 运行电压–0.30.35 × AVDDV
所有 INxP_GPIx 数字引脚,AVDD 3.3V 运行电压–0.30.8
VIH(GPIx)高电平数字输入逻辑电压阈值所有 INxP_GPIx 数字引脚,AVDD 1.8V 运行电压0.65 × AVDDAVDD + 0.3V
所有 INxP_GPIx 数字引脚,AVDD 3.3V 运行电压2AVDD + 0.3
VOL(GPOx)低电平数字输出电压所有 INxM_GPOx 数字引脚,IOL = –2mA,AVDD 1.8V 运行电压0.45V
所有 INxM_GPOx 数字引脚,IOL = –2mA,AVDD 3.3V 运行电压0.4
VOH(GPOx)高电平数字输出电压所有 INxM_GPOx 数字引脚,IOH = 2mA,AVDD 1.8V 运行电压AVDD – 0.45V
所有 INxM_GPOx 数字引脚,IOH = 2mA,AVDD 3.3V 运行电压2.4
IIH(GPIx)数字输入的输入逻辑高电平泄漏电流所有 INxP_GPIx 数字引脚,输入 = AVDD-50.15µA
IIL(GPIx)数字输入的输入逻辑高电平泄漏电流所有 INxP_GPIx 数字引脚,输入 = 0V-50.15µA
CIN数字输入的输入电容所有数字引脚5pF
RPD置位时数字 I/O 引脚的下拉电阻20
典型电源电流消耗
IAVDD硬件关断模式下的电流消耗SHDNZ = 0,AVDD = 3.3V,内部 AREG0.5µA
IAVDDSHDNZ = 0,AVDD = 1.8V,外部 AREG 电源(AREG 短接至 AVDD)0.5
IIOVDDSHDNZ = 0,所有外部时钟均停止,IOVDD = 3.3V0.1
IIOVDDSHDNZ = 0,所有外部时钟均停止,IOVDD = 1.8V0.1
IAVDD睡眠模式(软件关断模式)下的电流消耗所有外部时钟均停止,AVDD = 3.3V,内部 AREG5µA
IAVDD所有外部时钟均停止,AVDD = 1.8V,外部 AREG 电源(AREG 短接至 AVDD)5
IIOVDD所有外部时钟均停止,IOVDD = 3.3V0.1
IIOVDD所有外部时钟均停止,IOVDD = 1.8V0.1
IAVDDADC 2 通道在 fS 48kHz、PLL 关闭、BCLK = 512 ×fS 且 DRE 禁用时的电流消耗AVDD = 3.3V,内部 AREG11.3mA
IAVDDAVDD = 1.8V,外部 AREG 电源(AREG 短接至 AVDD)10.7
IIOVDDIOVDD = 3.3V0.1
IIOVDDIOVDD = 1.8V0.05
IAVDDADC 4 通道在 fS 16kHz、PLL 开启、BCLK = 256 ×fS 且禁用 DRE 时的电流消耗AVDD = 3.3V,内部 AREG19.7mA
IAVDDAVDD = 1.8V,外部 AREG 电源(AREG 短接至 AVDD)18.6
IIOVDDIOVDD = 3.3V0.05
IIOVDDIOVDD = 1.8V0.02
IAVDDADC 4 通道在 fS 48kHz、PLL 开启、BCLK = 256 ×fS 且禁用 DRE 时的电流消耗AVDD = 3.3V,内部 AREG21.3mA
IAVDDAVDD = 1.8V,外部 AREG 电源(AREG 短接至 AVDD)20.2
IIOVDDIOVDD = 3.3V0.1
IIOVDDIOVDD = 1.8V0.05
IAVDDADC 4 通道在 fS 48kHz、PLL 开启、BCLK = 256 ×fS 且启用 DRE 时的电流消耗 AVDD = 3.3V,内部 AREG23.6mA
IAVDDAVDD = 1.8V,外部 AREG 电源(AREG 短接至 AVDD)22.3
IIOVDDIOVDD = 3.3V0.1
IIOVDDIOVDD = 1.8V0.05
在 1kHz 满量程正弦波输入时的输出电平与交流信号输入对地短路时的输出电平之比,使用音频分析仪在 20Hz 至 20kHz 的带宽范围内测量并进行 A 加权。
所有性能测量均使用 20kHz 低通滤波器以及 A 加权滤波器(如注明)完成。如果不使用此类滤波器,可能会导致比“电气特性”中所示更高的 THD 以及更低的 SNR 与动态范围读数。低通滤波器可消除带外噪声,尽管这种噪声不可闻,但可能会影响动态规格值。
为了获得出色的失真性能,请使用具有低电压系数的输入交流耦合电容器。