ZHCSDD7B December   2014  – January 2017 OPA2314-Q1 , OPA314-Q1 , OPA4314-Q1

PRODUCTION DATA.  

  1. 特性
  2. 应用
  3. 说明
    1.     EMIRR 与频率间的关系
  4. 修订历史记录
  5. 引脚配置和功能
    1.     引脚功能:OPA314-Q1
    2.     引脚功能:OPA2314-Q1
    3.     引脚功能:OPA4314-Q1
  6. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 额定值
    3. 6.3 建议运行条件
    4. 6.4 热性能信息:OPA314-Q1
    5. 6.5 热性能信息:OPA2314-Q1
    6. 6.6 热性能信息:OPA4314-Q1
    7. 6.7 电气特性
    8. 6.8 典型特性
  7. 详细 说明
    1. 7.1 概述
    2. 7.2 功能框图
    3. 7.3 特性 说明
      1. 7.3.1 工作电压
      2. 7.3.2 轨至轨输入
      3. 7.3.3 输入和 ESD 保护
      4. 7.3.4 共模抑制比 (CMRR)
      5. 7.3.5 EMI 易感性和输入滤波
      6. 7.3.6 轨至轨输出
    4. 7.4 器件功能模式
  8. 应用和实施
    1. 8.1 应用信息
      1. 8.1.1 一般配置
      2. 8.1.2 容性负载和稳定性
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计流程
        1. 8.2.2.1 放大器选择
        2. 8.2.2.2 无源组件选择
      3. 8.2.3 应用曲线
  9. 电源建议
  10. 10布局
    1. 10.1 布局指南
    2. 10.2 布局示例
  11. 11器件和文档支持
    1. 11.1 文档支持
      1. 11.1.1 相关文档
      2. 11.1.2 相关链接
    2. 11.2 商标
    3. 11.3 静电放电警告
    4. 11.4 术语表
  12. 12机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

详细设计流程

Figure 37 中,电路接受单端输入信号 VIN,并产生两个输出信号 VOUT+ 和 VOUT–,其中使用两个放大器和基准电压 VREF。VOUT+ 是第一个放大器的输出,并且是输入信号 VIN 的缓冲版本(如Equation 1 所示)。VOUT– 是第二个放大器的输出,该放大器使用 VREF 将失调电压添加至 VIN 和反馈以添加反相增益。VOUT– 的传递函数如Equation 2 所示。

Equation 1. OPA314-Q1 OPA2314-Q1 OPA4314-Q1 eq1_slos896.gif
Equation 2. OPA314-Q1 OPA2314-Q1 OPA4314-Q1 eq2_slos896.gif

差分输出信号 (VDIFF) 是两个单端输出信号(VOUT+ 和 VOUT–)之间的差异。Equation 3 显示了 VDIFF 的传递函数。通过应用 R1 = R2 和 R3 = R4 两种条件,传递函数简化为 Equation 6。使用此配置,最大输入信号等于基准电压,每个放大器的最大输出等于 VREF。差分输出范围为 2 × VREF。此外,共模电压是 VREF 的一半(请参阅Equation 7)。

Equation 3. OPA314-Q1 OPA2314-Q1 OPA4314-Q1 eq3_slos896.gif
Equation 4. OPA314-Q1 OPA2314-Q1 OPA4314-Q1 eq1_slos896.gif
Equation 5. OPA314-Q1 OPA2314-Q1 OPA4314-Q1 eq5_slos896.gif
Equation 6. OPA314-Q1 OPA2314-Q1 OPA4314-Q1 eq6_slos896.gif
Equation 7. OPA314-Q1 OPA2314-Q1 OPA4314-Q1 eq7_slos896.gif