ZHCSNS2 December   2023 DS90LVRA2-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 开关特性
    7. 5.7 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
    4. 7.4 器件功能模式
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
        1. 8.2.2.1 电源去耦建议
        2. 8.2.2.2 端接
        3. 8.2.2.3 输入失效防护偏置
        4. 8.2.2.4 探测 LVDS 传输线路
      3. 8.2.3 应用曲线
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
        1. 8.4.1.1 差分布线
        2. 8.4.1.2 PC 主板注意事项
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

差分布线

使用与传输布线和终端电阻器的差分阻抗相匹配的受控阻抗布线。差分对布线一离开 IC 就尽可能靠近(残桩长度应小于 10mm)。这将有助于消除反射,并确保噪声作为共模耦合。实际上,相距 1mm 的差分信号辐射的噪声比相距 3mm 的布线要少得多,因为布线越近,磁场消除效果越好。此外,差分线路上感应的噪声更有可能以共模形式出现,这种噪声被接收器拒绝。

匹配布线之间的电气长度以减少延迟。需要注意的是:一对信号之间的延迟意味着信号之间存在相位差,这会破坏差分信号的磁场消除优势,并会产生 EMI。(请注意,传播速度 v = c/E r,其中 c(光速)= 0.2997mm/ps 或 0.0118in/ps)。不要仅依赖差分布线的自动布线功能。仔细检查尺寸以匹配差分阻抗,并为差分线路提供隔离。更大限度地减少线路上的过孔和其他不连续点的数量。

避免 90° 转弯(这会导致阻抗不连续)。使用圆弧或 45° 斜角。

在一对布线内,应尽量减小两条布线之间的距离,以维持接收器的共模抑制。在印刷电路板上,该距离应保持恒定,以避免差分阻抗不连续。允许连接点轻微违反要求。