產品詳細資料

Number of channels 1 Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 2.7 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 5.4 BW at Acl (MHz) 620 Acl, min spec gain (V/V) 1 Slew rate (typ) (V/µs) 1500 Architecture Bipolar, Fully Differential ADC Driver Vn at flatband (typ) (nV√Hz) 2.2 Iq per channel (typ) (mA) 10.1 Rail-to-rail In to V-, Out Vos (offset voltage at 25°C) (max) (mV) 0.45 Operating temperature range (°C) -40 to 125 Iout (typ) (mA) 100 2nd harmonic (dBc) 140 3rd harmonic (dBc) 140 Frequency of harmonic distortion measurement (MHz) 0.1 GBW (typ) (MHz) 850 Input bias current (max) (pA) 13000000 Features Decompensated, Shutdown CMRR (typ) (dB) 100 Rating Catalog
Number of channels 1 Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 2.7 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 5.4 BW at Acl (MHz) 620 Acl, min spec gain (V/V) 1 Slew rate (typ) (V/µs) 1500 Architecture Bipolar, Fully Differential ADC Driver Vn at flatband (typ) (nV√Hz) 2.2 Iq per channel (typ) (mA) 10.1 Rail-to-rail In to V-, Out Vos (offset voltage at 25°C) (max) (mV) 0.45 Operating temperature range (°C) -40 to 125 Iout (typ) (mA) 100 2nd harmonic (dBc) 140 3rd harmonic (dBc) 140 Frequency of harmonic distortion measurement (MHz) 0.1 GBW (typ) (MHz) 850 Input bias current (max) (pA) 13000000 Features Decompensated, Shutdown CMRR (typ) (dB) 100 Rating Catalog
VQFN (RGT) 16 9 mm² 3 x 3 WQFN (RUN) 10 4 mm² 2 x 2
  • Fully differential amplifier (FDA) architecture
  • Bandwidth: 500MHz (G = 2V/V)
  • Gain bandwidth product: 850MHz
  • Slew rate: 1500V/µs
  • HD2: –95dBc at 10MHz (2VPP, RL = 500Ω)
  • HD3: –90dBc at 10MHz (2VPP, RL = 500Ω)
  • Input voltage noise: 2.2nV/√Hz (f > 100kHz)
  • Low offset drift: ±0.5µV/°C (typical)
  • Negative rail input (NRI)
  • Rail-to-rail output (RRO)
  • Robust operation for Rload ≥ 50Ω
  • Output common-mode control
  • Power supply:
    • Single-supply voltage range: 2.7V to 5.4V
    • Split-supply voltage range: ±1.35V to ±2.7V
    • Quiescent current: 10.1mA (5V supply)
  • Power-down capability: 2µA (typical)
  • Fully differential amplifier (FDA) architecture
  • Bandwidth: 500MHz (G = 2V/V)
  • Gain bandwidth product: 850MHz
  • Slew rate: 1500V/µs
  • HD2: –95dBc at 10MHz (2VPP, RL = 500Ω)
  • HD3: –90dBc at 10MHz (2VPP, RL = 500Ω)
  • Input voltage noise: 2.2nV/√Hz (f > 100kHz)
  • Low offset drift: ±0.5µV/°C (typical)
  • Negative rail input (NRI)
  • Rail-to-rail output (RRO)
  • Robust operation for Rload ≥ 50Ω
  • Output common-mode control
  • Power supply:
    • Single-supply voltage range: 2.7V to 5.4V
    • Split-supply voltage range: ±1.35V to ±2.7V
    • Quiescent current: 10.1mA (5V supply)
  • Power-down capability: 2µA (typical)

The THS4541 is a low-power, voltage-feedback, fully differential amplifier (FDA) with an input common-mode range below the negative rail, and rail-to-rail output. The THS4541 is designed for low-power data acquisition systems where high density is critical in a high-performance analog-to-digital converter (ADC) or digital-to-analog converter (DAC) interface design.

The THS4541 features the negative-rail input required when interfacing a dc-coupled, ground-centered, source signal. This negative-rail input, with rail-to-rail output, allows for easy interface between single-ended, ground-referenced, bipolar signal sources and a wide variety of successive approximation register (SAR), delta-sigma (ΔΣ), or pipeline ADCs using only a single 2.7V to 5.4V power supply.

The THS4541 is characterized for operation over the wide temperature range of –40°C to +125°C and is available in 16-pin VQFN and 10-pin WQFN packages.

The THS4541 is a low-power, voltage-feedback, fully differential amplifier (FDA) with an input common-mode range below the negative rail, and rail-to-rail output. The THS4541 is designed for low-power data acquisition systems where high density is critical in a high-performance analog-to-digital converter (ADC) or digital-to-analog converter (DAC) interface design.

The THS4541 features the negative-rail input required when interfacing a dc-coupled, ground-centered, source signal. This negative-rail input, with rail-to-rail output, allows for easy interface between single-ended, ground-referenced, bipolar signal sources and a wide variety of successive approximation register (SAR), delta-sigma (ΔΣ), or pipeline ADCs using only a single 2.7V to 5.4V power supply.

The THS4541 is characterized for operation over the wide temperature range of –40°C to +125°C and is available in 16-pin VQFN and 10-pin WQFN packages.

下載 觀看有字幕稿的影片 影片

您可能會感興趣的類似產品

open-in-new 比較替代產品
功能與所比較的裝置相似
THS4541-DIE 現行 裸晶 850-MHz 精密全差動放大器 The THS4541-DIE is a bare die version of the device that is designed small systems or for use in multi-chip modules (MCMs).

技術文件

star =TI 所選的此產品重要文件
找不到結果。請清除您的搜尋條件,然後再試一次。
檢視所有 13
類型 標題 日期
* Data sheet THS4541 Negative Rail Input, Rail-to-Rail Output, Precision, 850MHz Fully Differential Amplifier datasheet (Rev. B) PDF | HTML 2024年 2月 22日
Application brief Active Filter Design for Differential ADCs (Rev. A) PDF | HTML 2025年 10月 8日
Product overview High Speed Amplifiers for In-Vitro Diagnostics (IVD) Analog Front End PDF | HTML 2025年 4月 10日
Product overview Pairing ADC Drivers With Fully-Differential Input ADCs for Wide Bandwidth Data Acquisition 2024年 4月 1日
Application brief Time of Flight and LIDAR - Optical Front End Design (Rev. A) PDF | HTML 2022年 4月 29日
Application note High Speed ADCs and Amplifiers for Flow Cytometry Applications 2020年 10月 12日
Application brief Maximizing System Total Harmonic Distortion Using High Speed Amplifiers 2018年 6月 20日
E-book The Signal e-book: A compendium of blog posts on op amp design topics 2017年 3月 28日
Application note Design for a Wideband Differential Transimpedance DAC Output (Rev. A) 2016年 10月 17日
Design guide Optical Front-End System Design Guide 2015年 10月 26日
Analog Design Journal Using single-supply fully diff. amps with neg. input voltages to drive ADCs 2010年 11月 15日
Analog Design Journal Input impedance matching with fully differential amplifiers 2008年 10月 22日
Application note Noise Analysis for High Speed Op Amps (Rev. A) 2005年 1月 17日

設計與開發

如需其他條款或必要資源,請按一下下方的任何標題以檢視詳細頁面 (如有)。

開發板

ADC3643EVM — 適用於雙通道、14 位元、65MSPS、低雜訊、超低功耗 ADC 的 ADC3643 評估模組

ADC3643 評估模組 (EVM) 專為評估 ADC3643 系列高速類比轉數位轉換器 (ADC) 所設計。本 EVM 搭載 ADC3643,這是一款 14 位元、雙通道 65MSPS ADC,配備 CMOS 介面,可用於評估最高 65MSPS 的單通道或雙通道 14 位元系列裝置。
使用指南: PDF | HTML
TI.com 無法提供
開發板

ADC3644EVM — 適用於雙通道、14 位元、125MSPS、低雜訊、超低功耗 ADC 的 ADC3644 評估模組

ADC3644 評估模組 (EVM) 專為評估 ADC3644 系列高速類比轉數位轉換器 (ADC) 所設計。本 EVM 搭載 ADC3644 晶片,該晶片為具備 CMOS 介面的 16 位元、雙通道 125MSPS ADC,可評估 14 位元裝置系列中的單通道或雙通道裝置。
使用指南: PDF | HTML
TI.com 無法提供
開發板

ADC3660EVM — ADC3660 雙路、16 位元、0.5MSPS 至 65MSPS、低雜訊、超低功耗 ADC 評估模組

ADC3660 評估模組 (EVM) 專為評估 ADC3660 高速類比轉數位轉換器 (ADC) 所設計。本 EVM 搭載 ADC3660 晶片,該晶片為具備 CMOS 介面的 16 位元雙通道 ADC,最高可支援 65MSPS 運作速率。
使用指南: PDF | HTML
TI.com 無法提供
開發板

ADC3662EVM — 適用於雙通道、16 位元、25-MSPS、低雜訊、超低功耗 ADC 的 ADC3662 評估模組

ADC3662 評估模組 (EVM) 專為評估 ADC3662 系列高速類比轉數位轉換器 (ADC) 所設計。本 EVM 搭載 ADC3662,這是一款 16 位元、雙通道 25MSPS ADC,配備序列 LVDS 介面,可用於評估最高 25MSPS 的單通道或雙通道 16 位元系列裝置。
使用指南: PDF | HTML
開發板

ADC3663EVM — ADC3663 雙通道、16 位元、65MSPS、低雜訊、超低功耗 ADC 評估模組

ADC3663 評估模組 (EVM) 專為評估 ADC3663 系列高速類比轉數位轉換器 (ADC) 所設計。本 EVM 搭載 ADC3663,這是一款 16 位元、雙通道 65MSPS ADC,配備序列 LVDS 介面,可用於評估該 16 位元系列中所有支援的取樣率及單通道或雙通道裝置。
使用指南: PDF | HTML
TI.com 無法提供
開發板

ADC3664EVM — 具有 SLVDS 介面的 ADC3664 雙路、14 位元、125MSPS、高 SNR、低功耗 ADC 評估模組

ADC3664 評估模組 (EVM) 專為評估 ADC3664 系列高速類比轉數位轉換器 (ADC) 所設計。本 EVM 搭載 ADC3664 晶片,該晶片為具備序列 LVDS 介面的 16 位元、雙通道 125MSPS ADC,可評估 14 位元裝置系列中的單通道或雙通道裝置。
使用指南: PDF | HTML
TI.com 無法提供
開發板

ADC3683EVM — ADC3683 雙通道、18 位元、65MSPS、低雜訊、超低功耗 ADC 評估模組

ADC3683 評估模組 (EVM) 專為評估 ADC3683 系列高速類比轉數位轉換器 (ADC) 所設計。本 EVM 搭載 ADC3683,這是一款 18 位元、雙通道 65MSPS ADC,配備序列 LVDS 介面,可用於評估該 18 位元系列中所有支援的取樣率及單通道或雙通道裝置。
使用指南: PDF | HTML
TI.com 無法提供
開發板

ADS9219EVM — ADS9219 評估模組

ADS9219 評估模組 (EVM) 是用於評估 ADS9219 性能的平台,其為一款雙通道、18 位元、每通道 20MSPS 漸進式暫存器 (SAR) 類比轉數位轉換器 (ADC),具有整合式 ADC 驅動器和電壓參考。ADS9219EVM 包含使用 THS4541 全差動放大器的離散式高速訊號鏈,可評估 ADC 高達 1MHz 的輸入訊號頻寬性能。EVM 子板使用標準 FMC 連接器介接 TSWDC155EVM (另售) 或其他 FPGA 開發電路板。搭配 TSWDC155EVM 使用的電腦軟體僅能讓使用者透過通用序列匯流排 (USB) 與 ADC 通訊、擷取 ADC (...)
使用指南: PDF | HTML
TI.com 無法提供
開發板

THS4541RGTEVM — 採用 RGT 封裝的 THS4541 評估模組

The THS4541RGT EVM is an evaluation module for the single THS4541 amplifier in the RGT package. This evaluation module is designed to quickly and easily demonstrate the functionality and versatility of the amplifier. The EVM is ready to connect to power, signal source, and test instruments (...)

使用指南: PDF
TI.com 無法提供
開發板

DEV-ADC34J22 — DEV-ADC34J22 評估模組

The DEV-ADC34J22 is a four-channel, 50MSPS ADC Module designed to integrate with Altera’s HSMC standard. The DEV-ADC34J22 features TI’s new JESD204B compliant ADC34J22 Analog Digital Converter (ADC), with clocking conditioning using TI’s LMK04828 jitter cleaner. It provides (...)

模擬型號

THS4541 PSpice Model (Rev. A)

SBOM932A.ZIP (18 KB) - PSpice Model
模擬型號

THS4541 TINA-TI Reference Design (Rev. B)

SBOM907B.TSC (52 KB) - TINA-TI Reference Design
模擬型號

THS4541 TINA-TI Spice Model (Rev. B)

SBOM906B.ZIP (9 KB) - TINA-TI Spice Model
計算工具

SBOR022 TI FDA Calculator

支援產品和硬體

支援產品和硬體

產品
全差分放大器
LMH6550 400MHz 差動高速運算放大器 LMH6551 370MHz 差動高速運算放大器 LMH6552 1.5 GHz 全差動放大器 LMH6553 具輸出限制箝位的 900 MHz 全差動放大器 LMH6554 2.8 GHz 超線性全差動放大器 LMP8350 具可選功耗模式的超低失真全差動精密 ADC 驅動器 OPA862 12.6V、低雜訊、單端到差分、高輸入阻抗放大器 THS4120 具有關機功能的 3.3 V、100 MHz、43 V/us、全差分 CMOS 放大器 THS4121 3.3 V、100 MHz、43 V/us、全差分 CMOS 放大器 THS4130 具有關機功能的 150MHz 全差分輸入/輸出低雜訊放大器 THS4131 全差分輸入/輸出低雜訊放大器 THS4140 具有關機功能的 160MHz 全差分輸入/輸出高電壓轉換率放大器 THS4141 160MHz 全差分輸入/輸出高電壓轉換率放大器 THS4150 具有關機功能的 150MHz 全差分輸入/輸出高電壓轉換率放大器 THS4151 150MHz 全差分輸入/輸出高電壓轉換率放大器 THS4500 具有斷電功能的 15V 高速全差分放大器 THS4501 高速全差動放大器,+/-5V THS4503 高速全差分放大器 THS4504 具有關機功能的寬頻低失真全差分放大器 THS4505 寬頻、低失真、全差動放大器 THS4508 寬頻全差分放大器 THS4509 1.9-GHz、寬頻、低雜訊、低失真、全差分放大器 THS4511 1.6-GHz、均一增益、寬頻、低雜訊、低失真、全差分放大器 THS4513 1.6-GHz、最小增益 1-V/V、低雜訊、低失真、全差動放大器 THS4520 軌至軌輸出寬頻全差動放大器 THS4521 極低功耗軌至軌輸出全差動放大器 THS4522 極低功率雙通道軌至軌輸出全差動放大器 THS4524 極低功耗四通道軌至軌輸出全差動放大器 THS4531 超低功耗 0.25mA、RRO、全差分放大器 THS4531A 超低功耗、RRO、全差動放大器 THS4532 雙路、超低功耗 0.25mA、RRO、全差動放大器 THS4541 高速差分 I/O 放大器 THS4551 低雜訊、精密、150MHz、全差分放大器 THS4552 雙通道、低雜訊、精密、150-MHz、全差分放大器 THS4561 低功耗 60MHz 寬電源供電範圍全差分放大器 THS4567 具有 VICM 和 VOCM 控制的 220 MHz CMOS 輸入全差動放大器 THS770006 具 +6dB 固定增益的高速全差動 ADC 驅動器放大器
音訊運算放大器
OPA1637 高保真、高電壓 (36V)、低雜訊 (3.7nV/rtHz) Burr-Brown™ 音訊全差動放大器
精密運算放大器 (Vos<1mV)
THP210 高精密度 (40-μV、0.1μV/C)、高電壓 (36-V)、低雜訊 (3.7-nV/√Hz)、全差動放大器
RF 全差動放大器 (FDA)
LMH3401 7 GHz 超寬頻全差動放大器 LMH5401 8 GHz 超寬頻全差動放大器
模擬工具

PSPICE-FOR-TI — PSpice® for TI 設計與模擬工具

PSpice® for TI 是有助於評估類比電路功能的設計和模擬環境。這款全功能設計和模擬套件使用 Cadence® 的類比分析引擎。PSpice for TI 包括業界最大的模型庫之一,涵蓋我們的類比和電源產品組合,以及特定類比行為模型,且使用無需支付費用。

PSpice for TI 設計和模擬環境可讓您使用其內建函式庫來模擬複雜的混合訊號設計。在進行佈局和製造之前,建立完整的終端設備設計和解決方案原型,進而縮短上市時間並降低開發成本。 

在 PSpice for TI 設計與模擬工具中,您可以搜尋 TI (...)
模擬工具

TINA-TI — 基於 SPICE 的類比模擬程式

TINA-TI provides all the conventional DC, transient and frequency domain analysis of SPICE and much more. TINA has extensive post-processing capability that allows you to format results the way you want them. Virtual instruments allow you to select input waveforms and probe circuit nodes voltages (...)
使用指南: PDF
參考設計

TIDA-00294 — Dallas Logic Corp 高性能主動介面,適用於高速 ADC 參考設計

此參考設計由 Dallas Logic Corp 提供,使用 ADC34J22 12b 50MSPS JESD204B 資料轉換器和 THS4541 全差動放大器,展示如何為高速 ADC 設計高性能主動介面。此類電路可用於感測器前端,馬達控制,以及測試與測量應用。電路模型及設計方程式的衍生會與 PCB 上的實際執行方式一併呈現。此實作的結果表明,與被動交流耦合變壓器介面相比,性能非常相似。
Design guide: PDF
電路圖: PDF
參考設計

TIDA-01187 — 使用高速資料轉換器的光達脈衝飛時測距參考設計

用於高精度量測距離的飛時測距 (ToF) 光學方法適用於雷射安全掃描器、測距儀、無人機和導引系統等各種應用。此設計詳細說明高速資料轉換器解決方案的優點,其中包括目標識別、寬鬆的取樣率需求以及簡化的訊號鏈。此設計也可因應光學、驅動器和接收器前端電路、類比轉數位轉換器 (ADC)、數位轉類比轉換器 (DAC) 和訊號處理。
Design guide: PDF
電路圖: PDF
參考設計

TIDA-00942 — 適用於數位器的 12 位元 20 MSPS 資料採集參考設計

此參考設計可實現符合成本效益且低功耗的資料擷取系統,可為 FPGA 架構系統提供替代方案。其具有單端高阻抗輸入,可用於各種應用,包括可攜式儀器和數位器。

此參考設計運用 ADS4122 類比轉數位轉換器 (ADC),以及 OPA656 和 THS4541 運算放大器 (op amps),開發適用 BeagleBone Cape 外型尺寸的 12 位元 20-MSPS 數位器。此參考設計中開發的擴充板與 BeagleBone Black 開發平台介接,該平台是一款以 ARM Cortex-A8 處理器為基礎的低成本、開放原始碼、社群支援的環境。

Design guide: PDF
電路圖: PDF
參考設計

TIDA-00725 — 高頻寬光學前端參考設計

This reference design implements and measures a complete 120MHz wide bandwidth optical front end comprising a high speed transimpedance amplifier, fully differential amplifier, and high speed 14-bit 160MSPS ADC with JESD204B interface.  Hardware and software are provided to evaluate the (...)
Design guide: PDF
電路圖: PDF
參考設計

TIDA-00799 — 具有低雜訊、低失真、DC 與 AC 輸入的四通道 12 位元 50 MSPS ADC 參考設計

此參考設計展示如何實作單端至差動輸入路徑,可針對 ADC3422 進行 AC 耦合或 DC 耦合。此外也說明如何設計高輸入阻抗、DC 耦合輸入路徑。此參考設計可用於低功率資料擷取、可攜式儀器及 IGBT 診斷等應用。
Design guide: PDF
電路圖: PDF
封裝 針腳 CAD 符號、佔位空間與 3D 模型
VQFN (RGT) 16 Ultra Librarian
WQFN (RUN) 10 Ultra Librarian

訂購與品質

內含資訊:
  • RoHS
  • REACH
  • 產品標記
  • 鉛塗層/球物料
  • MSL 等級/回焊峰值
  • MTBF/FIT 估算值
  • 材料內容
  • 認證摘要
  • 進行中持續性的可靠性監測
內含資訊:
  • 晶圓廠位置
  • 組裝地點

支援與培訓

內含 TI 工程師技術支援的 TI E2E™ 論壇

內容係由 TI 和社群貢獻者依「現狀」提供,且不構成 TI 規範。檢視使用條款

若有關於品質、封裝或訂購 TI 產品的問題,請參閱 TI 支援。​​​​​​​​​​​​​​

影片