전력 관리 멀티 채널 IC(PMIC)

TPS659037

활성

ARM Cortex A15 프로세서용 전원 관리 IC(PMIC)

제품 상세 정보

Processor supplier Texas Instruments Processor name Sitara AM57x Product type Processor and FPGA Regulated outputs (#) 14 Step-down DC/DC converter 7 Step-up DC/DC converter 0 LDO 7 Vin (min) (V) 3.135 Vin (max) (V) 5.25 Vout (min) (V) 0.7 Vout (max) (V) 3.3 Iout (max) (A) 6 Configurability Factory programmable, Software configurable Features Comm control, Power good, Power sequencing Rating Automotive, Catalog Operating temperature range (°C) -40 to 85 Step-down DC/DC controller 0 Step-up DC/DC controller 0 Iq (typ) (mA) 0.15 Switching frequency (max) (kHz) 2700 Shutdown current (ISD) (typ) (µA) 20 Switching frequency (typ) (kHz) 2200
Processor supplier Texas Instruments Processor name Sitara AM57x Product type Processor and FPGA Regulated outputs (#) 14 Step-down DC/DC converter 7 Step-up DC/DC converter 0 LDO 7 Vin (min) (V) 3.135 Vin (max) (V) 5.25 Vout (min) (V) 0.7 Vout (max) (V) 3.3 Iout (max) (A) 6 Configurability Factory programmable, Software configurable Features Comm control, Power good, Power sequencing Rating Automotive, Catalog Operating temperature range (°C) -40 to 85 Step-down DC/DC controller 0 Step-up DC/DC controller 0 Iq (typ) (mA) 0.15 Switching frequency (max) (kHz) 2700 Shutdown current (ISD) (typ) (µA) 20 Switching frequency (typ) (kHz) 2200
NFBGA (ZWS) 169 144 mm² 12 x 12
  • Seven Step-Down Switched-Mode Power Supply (SMPS) Regulators:
    • One 0.7 to 1.65 V at 6 A (10-mV Steps)
      • Dual-Phase Configuration With Digital Voltage Scaling (DVS) Control
    • One 0.7 to 1.65 V at 4 A (10-mV Steps)
      • Dual-Phase Configuration With DVS Control
    • One 0.7 to 3.3 V at 3 A (10 or 20-mV Steps)
      • Single-Phase Configuration
      • This Regulator can be Combined With the 6 A Resulting in a 9-A Triple-Phase Regulator (DVS Controlled)
    • Two 0.7 to 3.3 V at 2 A (10 or 20-mV Steps)
      • Single-Phase Configuration
      • One Regulator With DVS Control That can also be Configured as a 3-A Regulator
    • Two 0.7 to 3.3 V at 1 A (10 or 20-mV Steps)
      • Single-Phase Configuration
      • One Regulator With DVS Control
    • Output Current Measurement in All Except 1-A SMPS Regulators
    • Differential Remote Sensing (Output and Ground) in Dual-Phase and Triple-Phase Regulators
    • Hardware and Software-Controlled Eco-mode™ up to 5 mA with 15-µA Quiescent Current
    • Short-Circuit Protection
    • Powergood Indication (Voltage and Overcurrent Indication)
    • Internal Soft-Start for In-Rush Current Limitation
    • Ability to synchronize SMPS to External Clock or Internal Fallback Clock With Phase Synchronization
  • Seven General-Purpose Low Dropout Regulators (LDOs) with 50-mV Steps:
    • Two 0.9 to 3.3-V LDOs at 300 mA With Preregulated Supply
    • Two 0.9 to 3.3-V LDOs at 200 mA With Preregulated Supply
    • One 0.9 to 3.3-V LDOs at 50 mA With Preregulated Supply
    • One 100-mA USB LDO
    • One 0.9 to 3.3-V, Low-Noise LDO up to 100 mA (Low-Noise Performance up to 50 mA)
    • Two Additional LDOs for PMU Internal Use
    • Short-Circuit Protection
  • Clock Management 16-MHz Crystal Oscillator and 32-kHz RC Oscillator
    • One Buffered 32-kHz Output
  • Real-Time Clock (RTC) With Alarm Wake-Up Mechanism
  • 12-bit Sigma-Delta General-Purpose Analog-to-Digital-Converter (GPADC) With Three External Input Channels and Six Internal Channels for Self Monitoring
  • Thermal Monitoring
    • High Temperature Warning
    • Thermal Shutdown
  • Control
    • Configurable Power-Up and Power-Down Sequences (One-Time Programmable [OTP])
    • Configurable Sequences Between the SLEEP and ACTIVE States (OTP Programmable)
    • One Dedicated Digital Output Signal (REGEN) that can be Included in the Start-Up Sequence
    • Three Digital Output Signals MUXed With GPIO that can be Included in the Start-Up Sequence
    • Selectable Control Interface
      • One Serial Peripheral Interface (SPI) for Resource Configurations and DVS Control
      • Two I2C Interfaces. One Dedicated for DVS Control, and a General Purpose I2C Interface for Resource Configuration and DVS Control
  • Undervoltage Lockout
  • System Voltage Range from 3.135 to 5.25 V
  • Package Options
    • 12-mm × 12-mm 169-pin nFBGA with 0,8-mm Pin Pitch
  • Seven Step-Down Switched-Mode Power Supply (SMPS) Regulators:
    • One 0.7 to 1.65 V at 6 A (10-mV Steps)
      • Dual-Phase Configuration With Digital Voltage Scaling (DVS) Control
    • One 0.7 to 1.65 V at 4 A (10-mV Steps)
      • Dual-Phase Configuration With DVS Control
    • One 0.7 to 3.3 V at 3 A (10 or 20-mV Steps)
      • Single-Phase Configuration
      • This Regulator can be Combined With the 6 A Resulting in a 9-A Triple-Phase Regulator (DVS Controlled)
    • Two 0.7 to 3.3 V at 2 A (10 or 20-mV Steps)
      • Single-Phase Configuration
      • One Regulator With DVS Control That can also be Configured as a 3-A Regulator
    • Two 0.7 to 3.3 V at 1 A (10 or 20-mV Steps)
      • Single-Phase Configuration
      • One Regulator With DVS Control
    • Output Current Measurement in All Except 1-A SMPS Regulators
    • Differential Remote Sensing (Output and Ground) in Dual-Phase and Triple-Phase Regulators
    • Hardware and Software-Controlled Eco-mode™ up to 5 mA with 15-µA Quiescent Current
    • Short-Circuit Protection
    • Powergood Indication (Voltage and Overcurrent Indication)
    • Internal Soft-Start for In-Rush Current Limitation
    • Ability to synchronize SMPS to External Clock or Internal Fallback Clock With Phase Synchronization
  • Seven General-Purpose Low Dropout Regulators (LDOs) with 50-mV Steps:
    • Two 0.9 to 3.3-V LDOs at 300 mA With Preregulated Supply
    • Two 0.9 to 3.3-V LDOs at 200 mA With Preregulated Supply
    • One 0.9 to 3.3-V LDOs at 50 mA With Preregulated Supply
    • One 100-mA USB LDO
    • One 0.9 to 3.3-V, Low-Noise LDO up to 100 mA (Low-Noise Performance up to 50 mA)
    • Two Additional LDOs for PMU Internal Use
    • Short-Circuit Protection
  • Clock Management 16-MHz Crystal Oscillator and 32-kHz RC Oscillator
    • One Buffered 32-kHz Output
  • Real-Time Clock (RTC) With Alarm Wake-Up Mechanism
  • 12-bit Sigma-Delta General-Purpose Analog-to-Digital-Converter (GPADC) With Three External Input Channels and Six Internal Channels for Self Monitoring
  • Thermal Monitoring
    • High Temperature Warning
    • Thermal Shutdown
  • Control
    • Configurable Power-Up and Power-Down Sequences (One-Time Programmable [OTP])
    • Configurable Sequences Between the SLEEP and ACTIVE States (OTP Programmable)
    • One Dedicated Digital Output Signal (REGEN) that can be Included in the Start-Up Sequence
    • Three Digital Output Signals MUXed With GPIO that can be Included in the Start-Up Sequence
    • Selectable Control Interface
      • One Serial Peripheral Interface (SPI) for Resource Configurations and DVS Control
      • Two I2C Interfaces. One Dedicated for DVS Control, and a General Purpose I2C Interface for Resource Configuration and DVS Control
  • Undervoltage Lockout
  • System Voltage Range from 3.135 to 5.25 V
  • Package Options
    • 12-mm × 12-mm 169-pin nFBGA with 0,8-mm Pin Pitch

The TPS659037 device is an integrated power-management IC (PMIC). The device provides seven configurable step-down converters with up to 6 A of output current for memory, processor core, input-output (I/O), or preregulation of LDOs. One of these configurable step-down converters can be combined with another 3-A regulator to allow up to 9 A of output current. All of the step-down converters can synchronize to an external clock source between 1.7 MHz and 2.7 MHz, or an internal fallback clock at 2.2 MHz.

The TPS659037 device contains seven LDO regulators for external use. These LDO regulators can be supplied from either a system supply or a preregulated supply. The power-up and power-down controller is configurable and supports any power-up and power-down sequences (OTP based). The TPS659037 device includes a 32-kHz RC oscillator to sequence all resources during power up and power down. In cases where a fast start up is needed, a 16-MHz crystal oscillator is also included to quickly generate a stable 32-kHz for the system. All LDOs and SMPS converters can be controlled by the SPI or I2C interface, or by power request signals. In addition, voltage scaling registers allow transitioning the SMPS to different voltages by SPI, I2C, or roof and floor control.

One dedicated pin in each package can be configured as part of the power-up sequence to control external resources. General-purpose input-output (GPIO) functionality is available and two GPIOs can be configured as part of the power-up sequence to control external resources. Power request signals enable power mode control for power optimization. The device includes a general-purpose sigma-delta analog-to-digital converter (GPADC) with three external input channels.

The TPS659037 device is available in a 13-pin × 13-pin nFBGA package with a 0,8-mm pitch.

The TPS659037 device is an integrated power-management IC (PMIC). The device provides seven configurable step-down converters with up to 6 A of output current for memory, processor core, input-output (I/O), or preregulation of LDOs. One of these configurable step-down converters can be combined with another 3-A regulator to allow up to 9 A of output current. All of the step-down converters can synchronize to an external clock source between 1.7 MHz and 2.7 MHz, or an internal fallback clock at 2.2 MHz.

The TPS659037 device contains seven LDO regulators for external use. These LDO regulators can be supplied from either a system supply or a preregulated supply. The power-up and power-down controller is configurable and supports any power-up and power-down sequences (OTP based). The TPS659037 device includes a 32-kHz RC oscillator to sequence all resources during power up and power down. In cases where a fast start up is needed, a 16-MHz crystal oscillator is also included to quickly generate a stable 32-kHz for the system. All LDOs and SMPS converters can be controlled by the SPI or I2C interface, or by power request signals. In addition, voltage scaling registers allow transitioning the SMPS to different voltages by SPI, I2C, or roof and floor control.

One dedicated pin in each package can be configured as part of the power-up sequence to control external resources. General-purpose input-output (GPIO) functionality is available and two GPIOs can be configured as part of the power-up sequence to control external resources. Power request signals enable power mode control for power optimization. The device includes a general-purpose sigma-delta analog-to-digital converter (GPADC) with three external input channels.

The TPS659037 device is available in a 13-pin × 13-pin nFBGA package with a 0,8-mm pitch.

다운로드 스크립트와 함께 비디오 보기 동영상

기술 자료

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
11개 모두 보기
유형 직함 날짜
* Data sheet TPS659037 Power management unit (PMU) for processor datasheet (Rev. G) PDF | HTML 2018/08/20
* User guide TPS659037 Register Map (Rev. B) 2019/02/12
Application note TPS659037 Design Checklist (Rev. B) 2022/06/09
Application note POR Generation in TPS65903x, TPS65917-Q1, TPS65919-Q1, and TPS65916 Devices (Rev. A) 2018/09/21
User guide TPS659037 user's guide to power AM574x, AM572x, and AM571x (Rev. F) 2018/03/16
Application note Guide to Using the GPADC in TPS65903x, TPS65917-Q1, TPS65919-Q1, and TPS65916 de (Rev. A) 2017/12/13
Technical article How to implement remote sense in your PMIC PDF | HTML 2016/11/17
Technical article Using PMICs to support a wide range of power sequencing requirements PDF | HTML 2016/11/01
Technical article Using TPS659037 to power the Sitara AM57x processors PDF | HTML 2016/02/16
EVM User's guide TPS659037EVM User's Guide 2015/11/03
Application note TPS659037 Design Guide 2015/09/21

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

평가 보드

TPS659037EVM-090 — TPS659037 전원 관리 IC 평가 모듈

The TPS659037 device is an integrated power-management integrated circuit (PMIC) for industrial and consumer applications.  The device provides seven configurable step-down converters with up to 6A of output current for memory, processor core, input/output (I/O), or pre-regulation of LDOs. (...)

사용 설명서: PDF
TI.com에서 구매 불가
평가 보드

BEAGLE-3P-BBONE-AI — 임베디드 인공 지능을 위한 BeagleBone® AI AM5729 개발 보드

What is BeagleBone® AI?

Built on the proven BeagleBoard.org® open source Linux approach, BeagleBone® AI fills the gap between small SBCs and more powerful industrial computers. Based on the Texas Instruments, Sitara™ AM5729 processor, developers have access to a highly integrated and (...)

사용 설명서: PDF
시뮬레이션 모델

TPS659037 Unencrypted PSpice Transient Model Package (Rev. A)

SLIM334A.ZIP (591 KB) - PSpice Model
레퍼런스 디자인

TIDEP0076 — DLP® 구조적 조명을 사용한 AM572x 프로세서 기반의 3D 머신 비전 레퍼런스 디자인

TIDEP0076 3D 머신 비전 설계는 구조적 조명 원칙에 기반을 둔 임베디드 3D 스캐너를 설명합니다. Sitara™ AM57xx 프로세서 SoC(System on Chip)와 함께 디지털 카메라를 사용하면 DLP4500 기반 프로젝터의 반사 조명 패턴을 캡처할 수 있습니다. 캡처한 패턴의 후속 처리, 개체의 3D 포인트 클라우드 계산 및 3D 시각화는 모두 AM57xx 프로세서 SoC 내에서 수행됩니다. 이 설계는 호스트 PC 기반 구현보다 전력, 단순성, 비용 및 크기의 이점이 포함된 임베디드 솔루션을 제공합니다.
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDEP0079 — 시간 트리거 전송이 가능한 Sitara AM57x Gb 이더넷 및 PRU-ICSS의 EtherCAT® 레퍼런스 디자인

TIDEP0079 레퍼런스 설계는 acontis의 EC-마스터 스택을 사용하여 Sitara™ AM572x 프로세서에서 실행되는 EtherCAT® 마스터 인터페이스를 보여줍니다. 이 EtherCAT 마스터 솔루션은 EtherCAT 기반 PLC 또는 모션 제어 애플리케이션에 사용할 수 있습니다. EtherCAT 마스터는 AM572x 프로세서의 이더넷 스위치와 PRU-ICSS 이더넷 포트에서 모두 프로파일링되어 설계자가 장치에서 2개의 스위치 포트 또는 4개의 PRU-ICSS 이더넷 포트를 사용할 수 있는 유연성을 제공합니다. (...)
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDA-010010 — 산업용 기가비트 이더넷 PHY 레퍼런스 설계

PLC 애플리케이션에는 고속 기가비트 이더넷 인터페이스가 필요합니다. 이는 Sitara™ AM5728 프로세서 내부의 기가비트 이더넷 MAC 주변 장치 블록에 DP83867IR 산업용 기가비트 이더넷 물리 계층 트랜시버를 구현하는 TI의 레퍼런스 설계를 사용하여 구현할 수 있습니다.
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDEP-0075 — 산업용 통신 게이트웨이 PROFINET IRT - PROFIBUS 마스터 레퍼런스 디자인

PROFINET은 고속, 결정적 통신 및 엔터프라이즈 연결로 인해 자동화 분야에서 업계 최고의 산업용 이더넷 프로토콜이 되고 있습니다. 그러나 세계에서 가장 인기있는 필드버스인 PROFIBUS 역시 그 중요성과 사용량이 높고, 기존의 투자 보호를 위해 수년간 계속 사용될 것입니다. 공정 플랜트의 하이브리드 특성을 반영한 이 레퍼런스 설계는 기존 필드버스 기술을 Sitara™ AM57x 프로세서의 PRU-ICSS(프로그래머블 실시간 유닛 및 산업용 통신 서브시스템)을 기반으로 하는 실시간 이더넷 네트워크로 마이그레이션하는 데 (...)
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDEP0074 — IEC61850 GOOSE 포워딩을 위한 패킷 처리 엔진 레퍼런스 디자인

TIDEP0074 레퍼런스 설계는 PRU-ICSS에서 수신된 GOOSE 패킷의 EtherType, MAC 주소 및 AppID(애플리케이션 ID)를 기반으로 AM572x의 M4 코어에 구현된 패킷 스위칭 및 필터링 로직을 보여줍니다. 패킷은 변전소 통신 표준 IEC 61580에 정의된 시간이 중요한 이벤트를 전용 코어에서 처리할 수 있도록 필터링되어 목표 위치로 라우팅됩니다. 또한 이 설계는 AM572x의 ARM Cortex™-A15, Cortex™-M4 및 DSP C66x™ 코어 간의 멀티 코어 통신을 보여주며, Linux는 (...)
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDEP0078 — AM572x용 OPC UA 데이터 액세스 서버 레퍼런스 디자인

OPC UA는 Industry 4.0 기반으로 연결된 모든 기계 간의 상호운용 및 통신을 지원하기 위해 설계된 산업용의 기계 간 프로토콜입니다. 이 레퍼런스 설계는 프로젝트 또는 설계 내에 임베디드되어 실행되는 OPC UA DA(데이터 액세스) 서버를 사용하여 통신하도록 하는 Matrikon OPC™ OPC UA SDK(서버 개발 키트)를 보여줍니다. OPC UA DA는 실시간 데이터를 처리하고 시간이 데이터의 중요한 측면인 산업용 자동화 애플리케이션에 가장 적합합니다. AM572x IDK의 GPIO 기능에 액세스하는 OPC (...)
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDEP0046 — DSP 가속화용 OpenCL을 사용한 AM57x의 몬테카를로 시뮬레이션 레퍼런스 디자인

TI’s high performance ARM® Cortex®-A15 based AM57x processors also integrate C66x DSPs. These DSPs were designed to handle high signal and data processing tasks that are often required by industrial, automotive and financial applications. The AM57x OpenCL implementation makes it easy (...)
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDEP0047 — TI의 AM57x 프로세서를 사용한 전력 및 열 설계 고려 사항 레퍼런스 설계

This is a reference design based on the AM57x processor and companion TPS659037 power management integrated circuit (PMIC).  This design specifically highlights important power and thermal design considerations and techniques for systems designed with AM57x and TPS659037.  It includes (...)
Design guide: PDF
회로도: PDF
패키지 CAD 기호, 풋프린트 및 3D 모델
NFBGA (ZWS) 169 Ultra Librarian

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상