返回页首

产品详细信息

参数

DSP 1 C54x UART (SCI) 0 Serial I/O McBSP Rating Catalog Operating temperature range (C) -40 to 100 Operating systems DSP/BIOS open-in-new 查找其它 C5000 低功率 DSP

封装|引脚|尺寸

LQFP (PGE) 144 484 mm² 22 x 22 NFBGA (GWS) 144 144 mm² 12 x 12 NFBGA (ZWS) 144 144 mm² 12 x 12 open-in-new 查找其它 C5000 低功率 DSP

特性

  • Advanced Multibus Architecture With Three Separate 16-Bit Data Memory Buses and One Program Memory Bus
  • 40-Bit Arithmetic Logic Unit (ALU) Including a 40-Bit Barrel Shifter and Two Independent 40-Bit Accumulators
  • 17- × 17-Bit Parallel Multiplier Coupled to a 40-Bit Dedicated Adder for Non-Pipelined Single-Cycle Multiply/Accumulate (MAC) Operation
  • Compare, Select, and Store Unit (CSSU) for the Add/Compare Selection of the Viterbi Operator
  • Exponent Encoder to Compute an Exponent Value of a 40-Bit Accumulator Value in a Single Cycle
  • Two Address Generators With Eight Auxiliary Registers and Two Auxiliary Register Arithmetic Units (ARAUs)
  • Data Bus With a Bus Holder Feature
  • Extended Addressing Mode for 8M × 16-Bit Maximum Addressable External Program Space
  • 16K x 16-Bit On-Chip RAM Composed of:
    • Two Blocks of 8K × 16-Bit On-Chip Dual-Access Program/Data RAM
  • 16K × 16-Bit On-Chip ROM Configured for Program Memory
  • Enhanced External Parallel Interface (XIO2)
  • Single-Instruction-Repeat and Block-Repeat Operations for Program Code
  • Block-Memory-Move Instructions for Better Program and Data Management
  • Instructions With a 32-Bit Long Word Operand
  • Instructions With Two- or Three-Operand Reads
  • Arithmetic Instructions With Parallel Store and Parallel Load
  • Conditional Store Instructions
  • Fast Return From Interrupt
  • On-Chip Peripherals
    • Software-Programmable Wait-State Generator and Programmable Bank-Switching
    • On-Chip Programmable Phase-Locked Loop (PLL) Clock Generator With Internal Oscillator or External Clock Source(1)
    • One 16-Bit Timer
    • Six-Channel Direct Memory Access (DMA) Controller
    • Three Multichannel Buffered Serial Ports (McBSPs)
    • 8/16-Bit Enhanced Parallel Host-Port Interface (HPI8/16)
  • Power Consumption Control With IDLE1, IDLE2, and IDLE3 Instructions With Power-Down Modes
  • CLKOUT Off Control to Disable CLKOUT
  • On-Chip Scan-Based Emulation Logic, IEEE Std 1149.1 (2) (JTAG) Boundary Scan Logic
  • 144-Pin Ball Grid Array (BGA)[GGU Suffix]
  • 144-Pin Low-Profile Quad Flatpack (LQFP) (PGE Suffix)
  • 6.25-ns Single-Cycle Fixed-Point Instruction Execution Time (160 MIPS)
  • 3.3-V I/O Supply Voltage
  • 1.6-V Core Supply Voltage

(1) The on-chip oscillator is not available on all 5402A devices. For applicable devices, see the TMS320vC5402A Digital Signal Processor Silicon Errata (literature numer SPRZ018)
(2) IEEE Standard 1149.1-1990 Standard-Test-Access Port and Boundary Scan Architecture.
NOTE: This data manual is designed to be used in conjunction with the TMS320C54x™ DSP Functional Overview (literature number SPRU307).

TMS320C54x, BGA, C54x, TMS320C5000, C5000, TMS320 are trademarks of Texas Instruments.
All trademarks are the property of their respective owners.

open-in-new 查找其它 C5000 低功率 DSP

描述

The TMS320VC5402A fixed-point, digital signal processor (DSP) (hereafter referred to as the 5402A unless otherwise specified) is based on an advanced modified Harvard architecture that has one program memory bus and three data memory buses. This processor provides an arithmetic logic unit (ALU) with a high degree of parallelism, application-specific hardware logic, on-chip memory, and additional on-chip peripherals. The basis of the operational flexibility and speed of this DSP is a highly specialized instruction set.

Separate program and data spaces allow simultaneous access to program instructions and data, providing a high degree of parallelism. Two read operations and one write operation can be performed in a single cycle. Instructions with parallel store and application-specific instructions can fully utilize this architecture. In addition, data can be transferred between data and program spaces. Such parallelism supports a powerful set of arithmetic, logic, and bit-manipulation operations that can all be performed in a single machine cycle. The 5402A also includes the control mechanisms to manage interrupts,

open-in-new 查找其它 C5000 低功率 DSP
下载

No design support from TI available

This product does not have ongoing design support from TI for new projects, such as new content or software updates. If available, you will find relevant collateral, software and tools in the product folder. You can also search for archived information in the TI E2ETM support forums.

技术文档

= 特色
未找到结果。请清除搜索,并重试。 查看所有 10
类型 标题 下载最新的英文版本 发布
* 数据表 TMS320VC5402A Fixed-Point Digital Signal Processor 数据表 2008年 10月 8日
* 勘误表 TMS320VC5402AMicroStar BGA Discontinued and Redesigned Manual Update Sheet 2020年 5月 21日
* 勘误表 TMS320VC5402A Silicon Errata 2002年 7月 29日
应用手册 TMS320VC5402A/VC5409A/VC5410A/VC5416 Bootloader 2006年 6月 27日
应用手册 Migrating from TMS320VC5402A to TMS320VC5502 2003年 11月 21日
用户指南 TMS320C54x Chip Support Library API Reference Guide 2003年 5月 5日
用户指南 TMS320C54x DSP CPU and Peripherals Reference Set Volume 1 2001年 3月 31日
用户指南 TMS320C54x DSP Mnemonic Instruction Set Reference Set Volume 2 2001年 1月 31日
用户指南 TMS320C54x DSP Reference Set Volume 3: Algebraic Instruction 2001年 1月 31日
用户指南 TMS320C54x DSP Applications Guide Reference Set Volume 4 1996年 10月 1日

设计与开发

有关其他条款或所需资源,请点击下面的任何链接来查看详情页面。

硬件开发

评估板 下载
$408.94
说明
TMS320C5416 DSP 入门套件 (DSK) 是一个低成本开发平台,旨在加快基于 TI TMS320C54x DSP 的节能型应用的开发速度。该套件提供 USB 通信和真正的即插即用功能等性能增强型新功能,可让初级和熟练的设计人员立刻轻松地开始着手创新产品设计。

C5416 DSK 可以检测、诊断和校正 DSK 通信问题,更快地下载和逐步浏览代码,并利用实时数据交换 (RTDX?) 获得更高的吞吐量。


套件的所有内容包括:

  • C5416 DSP 开发板 -
  • C5416 DSK Code Composer Studio?v2.1 IDE
  • 快速入门指南
  • 技术参考资料
  • 客户支持指南
  • USB 电缆
  • 通用电源
  • AC 电源线

用于补充开发电路板的子卡

给您的 TI 或第三方 DSP 开发电路板添加新功能。评估各种数据转换器、原型电路板、新的输入/输出接口以及许多其它的外围设备。这些兼容卡使您能够通过常用连接器无缝地连接 TI DSK 和一些 TI EVM(TMS320 交叉平台子卡规范)。其它不兼容的卡可能需要胶联逻辑或特殊连接才能与 TI DSP 开发电路板配合使用。

特性

(此链接将使您离开 TI 网站。)

TMS320C5416 包含 TMS320C5416 DSP - 非常适合需要功率性能和区域优化组合应用的设计人员。借助 160MIPS 的性能,设计人员可以使用 160MHz 器件作为各种信号处理应用的基础,包括语音压缩/解压缩、语音识别、文本到语音转换、传真/数据转换和回波抵消。TMS320C5416 DSK 板的其它硬件特性包括:

  • 通过 USB 的嵌入式 JTAG 支持
  • 高质量 16-/20 位立体声编解码器
  • 四个 3.5mm 音频插孔,分别适用于麦克风、线性输入、扬声器、线性输出
  • 256K 字的闪存和 64K 字 RAM
  • 用于插入式模块的扩展端口连接器
  • 板载标准 JTAG 接口
  • +5V 通用电源

软件 - 通过 TI 强大而全面的 Code Composer Studio 开发平台,设计人员可以轻松面向 TMS32C5416 DSP 进行开发。在 Windows?98、Windows 2000 和 Windows XP 操作系统上运行的工具可让开发人员无缝管理复杂程度各不相同的项目。适用于 TMS320C5416 DSK 的 Code Composer Studio 特性包括:

  • 完全的集成开发环境 (IDE)、高效优化的 C/C++ 编译器、汇编器、连接器、调试器、采用 Code Mastro?技术的高级编辑器,实现了更快的代码创建、数据可视化,还有描述器和灵活的项目管理器
  • DSP/BIOS?实时内核
  • 目标错误恢复软件
  • DSK 诊断工具
  • 第三方软件可作为“插件”进行集成,实现了额外的功能性

软件开发

调试探测 下载
Spectrum Digital XDS200 USB 仿真器
TMDSEMU200-U Spectrum Digital XDS200 是最新 XDS200 系列 TI 处理器调试探针(仿真器)的首个模型。XDS200 系列拥有超低成本 XDS100 与高性能 XDS560v2 之间的低成本与高性能的完美平衡。此外,对于带有嵌入式缓冲跟踪器 (ETB) 的所有 ARM 和 DSP 处理器,所有 XDS 调试探针均支持内核和系统跟踪。

Spectrum Digital XDS200 通过 TI 20 引脚连接器(带有适合 TI 14 引脚、TI 10 引脚和 ARM 20 引脚的多个适配器)连接到目标板,而通过 USB2.0 高速连接 (480Mbps) 连接到主机 PC。要在主机 PC 上运行,还需要 Code Composer Studio™ IDE 许可证。

(...)

$295.00
特性

XDS200 是最新的 JTAG 系列 TI 处理器调试探针(仿真器)。XDS200 旨在提供良好的性能和最常见的功能,定位于低成本 XDS100 和高性能 XDS560v2 之间,是用于调试 TI 微控制器、处理器和无线器件的均衡型解决方案。

XDS200 适合取代老化的 XDS510 系列 JTAG 调试器,其具有更高的 JTAG 数据吞吐量、增加了对 ARM 串行线调试模式的支持并降低了成本。

XDS200 的所有型号均顺应在现代 TI 开发板上减小空间的趋势,为此提供标准的 TI 20 引脚连接器作为与目标之间的主要 JTAG 连接。此外,所有型号都提供针对 TI 和 ARM 标准 JTAG 接头的模块化目标配置适配器(提供的适配器因型号而异)。

XDS200 支持传统的 IEEE1149.1 (JTAG)、IEEE1149.7 (cJTAG) 以及 ARM 的串行线调试 (SWD) 和串行线输出 (SWO),运行时的接口电平为 +1.5V 到 4.1V。

与传统 JTAG 相比,IEEE1149.7 或紧凑 JTAG (cJTAG) 有巨大的进步;因为它仅需使用两个引脚即可支持所有功能,可用于某些指定的 TI 无线连接微控制器中。

串行线调试 (SWD) 作为一种调试模式,也使用两个引脚,并且与 JTAG 相比能够以更高的时钟速率传输数据。串行线输出 (SWO) 多增加了一个引脚,此引脚允许对指定的 Cortex M4 微控制器执行简单的跟踪操作。

所有 XDS200 型号均支持通过 USB2.0 高速连接 (480Mbps) 连接到主机,某些型号还支持以太网 10/100Mbps。此外,某些型号支持对目标板进行功耗监控。

(...)

调试探测 下载
Blackhawk XDS560v2 系统跟踪 USB 仿真器
TMDSEMU560V2STM-U XDS560v2 System Trace 是 XDS560v2 系列高性能 TI 处理器调试探针(仿真器)的第一种型号。XDS560v2 是 XDS 系列调试探针中性能最高的一款,同时支持传统 JTAG 标准 (IEEE1149.1) 和 cJTAG (IEEE1149.7)。

XDS560v2 System Trace 在其巨大的外部存储器缓冲区中加入了系统引脚跟踪。这种外部存储器缓冲区适用于指定的 TI 器件,通过捕获相关器件级信息,获得准确的总线性能活动和吞吐量,并对内核和外设进行电源管理。此外,对于带有嵌入式缓冲跟踪器 (ETB) 的所有 ARM 和 DSP 处理器,所有 XDS 调试探针均支持内核和系统跟踪。

Blackhawk XDS560v2 System Trace 通过 MIPI HSPT 60 引脚连接器(带有适合 TI 14 引脚、TI 20 引脚和 ARM 20 (...)

$995.00
特性

XDS560v2 是 XDS560 系列高性能 TI 处理器调试探针(仿真器)的最新型号。XDS560v2 具有整个系列中最快的速度和最多的功能,对于 TI 微控制器、处理器和无线连接微控制器的调试来说,它是最全面的解决方案。

XDS560v2 是 XDS560 调试探针系列中最先提供系统跟踪 (STM) 功能的一款,这种类型的跟踪可以通过捕获系统事件(例如处理内核的状态、内部总线和外设)来监控整个设备。大多数 XDS560v2 模型还提供系统引脚跟踪模式,在这种模式中,系统跟踪数据被送到 XDS560v2 内的外部存储器缓冲区 (128MB),因此能够捕获大量系统事件。系统引脚跟踪数据连接需要通过额外的接线连接 JTAG 连接器。

在 XDS560 调试探针系列中,XDS560v2 PRO TRACE 是提供内核引脚跟踪功能(指令和数据)的第二代产品,这种跟踪可以捕获内核执行的所有指令并将其发送到 XDS560v2 PRO TRACE 内的外部存储器缓冲区 (1GB)。内核引脚跟踪并不干扰系统的实时行为,而且可以捕获更多的指令。内核引脚跟踪数据连接需要通过额外的接线连接 JTAG 连接器。

为了支持所有类型的引脚跟踪(指令和系统),XDS560v2 的所有型号都提供标准的 60 引脚 MIPI HSPT 连接器作为与目标之间的主要 JTAG 连接。此外,所有型号都提供针对 TI 和 ARM 标准 JTAG 连接器的模块化目标适配器(提供的适配器因型号而异)。

XDS560v2 支持传统的 IEEE1149.1 (JTAG) 仿真和 IEEE1149.7 (cJTAG),运行时的 JTAG 接口电平为 1.2V 至 +4.1V。

与传统 JTAG 相比,紧凑 JTAG (cJTAG) 有巨大的进步;因为它仅需使用两个引脚即可支持所有功能,可用于某些指定的 TI 无线连接微控制器中。

所有 XDS560v2 (...)

调试探测 下载
Spectrum Digital XDS560v2 系统跟踪 USB 和以太网
TMDSEMU560V2STM-UE XDS560v2 System Trace 是 XDS560v2 系列高性能 TI 处理器调试探针(仿真器)的第一种型号。XDS560v2 是 XDS 系列调试探针中性能最高的一款,同时支持传统 JTAG 标准 (IEEE1149.1) 和 cJTAG (IEEE1149.7)。

XDS560v2 System Trace 在其巨大的外部存储器缓冲区中加入了系统引脚跟踪。这种外部存储器缓冲区适用于指定的 TI 器件,通过捕获相关器件级信息,获得准确的总线性能活动和吞吐量,并对内核和外设进行电源管理。此外,对于带有嵌入式缓冲跟踪器 (ETB) 的所有 ARM 和 DSP 处理器,所有 XDS 调试探针均支持内核和系统跟踪。

Spectrum Digital XDS560v2 System Trace 通过 MIPI HSPT 60 引脚连接器(适合 TI 14 引脚、TI 20 引脚、ARM 20 引脚和 TI 60 (...)

$1,495.00
特性

XDS560v2 是 XDS560 系列高性能 TI 处理器调试探针(仿真器)的最新型号。XDS560v2 具有整个系列中最快的速度和最多的功能,对于 TI 微控制器、处理器和无线连接微控制器的调试来说,它是最全面的解决方案。

XDS560v2 是 XDS560 调试探针系列中最先提供系统跟踪 (STM) 功能的一款,这种类型的跟踪可以通过捕获系统事件(例如处理内核的状态、内部总线和外设)来监控整个设备。大多数 XDS560v2 模型还提供系统引脚跟踪模式,在这种模式中,系统跟踪数据被送到 XDS560v2 内的外部存储器缓冲区 (128MB),因此能够捕获大量系统事件。系统引脚跟踪数据连接需要通过额外的接线连接 JTAG 连接器。

在 XDS560 调试探针系列中,XDS560v2 PRO TRACE 是提供内核引脚跟踪功能(指令和数据)的第二代产品,这种跟踪可以捕获内核执行的所有指令并将其发送到 XDS560v2 PRO TRACE 内的外部存储器缓冲区 (1GB)。内核引脚跟踪并不干扰系统的实时行为,而且可以捕获更多的指令。内核引脚跟踪数据连接需要通过额外的接线连接 JTAG 连接器。

为了支持所有类型的引脚跟踪(指令和系统),XDS560v2 的所有型号都提供标准的 60 引脚 MIPI HSPT 连接器作为与目标之间的主要 JTAG 连接。此外,所有型号都提供针对 TI 和 ARM 标准 JTAG 连接器的模块化目标适配器(提供的适配器因型号而异)。

XDS560v2 支持传统的 IEEE1149.1 (JTAG) 仿真和 IEEE1149.7 (cJTAG),运行时的 JTAG 接口电平为 1.2V 至 +4.1V。

与传统 JTAG 相比,紧凑 JTAG (cJTAG) 有巨大的进步;因为它仅需使用两个引脚即可支持所有功能,可用于某些指定的 TI 无线连接微控制器中。

所有 XDS560v2 (...)

IDE、配置、编译器和调试器 下载
Code Composer Studio (CCS) 集成开发环境 (IDE)
CCSTUDIO

下载最新 Code Composer Studio 版本

Code Composer Studio™ - 集成开发环境

Code Composer Studio 是一种集成开发环境 (IDE),支持 TI 的微控制器和嵌入式处理器产品系列。Code Composer Studio 包含一整套用于开发和调试嵌入式应用的工具。它包含了用于优化的 C/C++ 编译器、源码编辑器、项目构建环境、调试器、描述器以及多种其他功能。直观的 IDE 提供了单个用户界面,可帮助您完成应用开发流程的每个步骤。熟悉的工具和界面使用户能够比以前更快地入手。Code Composer Studio 将 Eclipse 软件框架的优点和 TI 先进的嵌入式调试功能相结合,为嵌入式开发人员提供了一个引人注目、功能丰富的开发环境。

平台功能

详细了解特定处理器系列的可用功能:

 

Code Composer Studio 支持 TI 的广泛的嵌入式处理器产品系列。如果以上没有您感兴趣的系列,请选择在所用处理器内核上最接近的一种。

下载

  • CCS 最新版本 - 单击下面可以下载指定主机平台的 CCSv6。
  • 其他下载 - 有关完整下载的列表,请访问 CCS (...)

设计工具和仿真

仿真模型 下载
SPRM156.ZIP (4 KB) - BSDL Model
仿真模型 下载
SPRM157.ZIP (4 KB) - BSDL Model
仿真模型 下载
SPRM254.ZIP (10 KB) - IBIS Model
仿真模型 下载
SPRM255.ZIP (9 KB) - IBIS Model

CAD/CAE 符号

封装 引脚 下载
BGA MICROSTAR (GGU) 144 了解详情
BGA MICROSTAR (ZGU) 144 了解详情
LQFP (PGE) 144 了解详情
NFBGA (GWS) 144 了解详情
NFBGA (ZWS) 144 了解详情

订购与质量

支持与培训

可获得 TI E2E™ 论坛的工程师技术支持

所有内容均由 TI 和社区网友按“原样”提供,并不构成 TI 规范。参阅使用条款

如果您对质量、包装或订购 TI 产品有疑问,请参阅 TI 支持