SN74LVCH8T245

正在供货

具有可配置电压转换和三态输出的 8 位双电源总线收发器

产品详情

Technology family LVC Bits (#) 8 High input voltage (min) (V) 1.08 High input voltage (max) (V) 5.5 Vout (min) (V) 1.65 Vout (max) (V) 5.5 Data rate (max) (Mbps) 200 IOH (max) (mA) -32 IOL (max) (mA) 32 Supply current (max) (µA) 25 Features Bus-hold, Output enable, Overvoltage tolerant inputs, Partial power down (Ioff), Vcc isolation Input type Bidirectional, CMOS, Overvoltage Tolerant Output type 3-State, Balanced CMOS, Push-Pull Rating Catalog Operating temperature range (°C) -40 to 85
Technology family LVC Bits (#) 8 High input voltage (min) (V) 1.08 High input voltage (max) (V) 5.5 Vout (min) (V) 1.65 Vout (max) (V) 5.5 Data rate (max) (Mbps) 200 IOH (max) (mA) -32 IOL (max) (mA) 32 Supply current (max) (µA) 25 Features Bus-hold, Output enable, Overvoltage tolerant inputs, Partial power down (Ioff), Vcc isolation Input type Bidirectional, CMOS, Overvoltage Tolerant Output type 3-State, Balanced CMOS, Push-Pull Rating Catalog Operating temperature range (°C) -40 to 85
SSOP (DB) 24 63.96 mm² 8.2 x 7.8 TSSOP (PW) 24 49.92 mm² 7.8 x 6.4 TVSOP (DGV) 24 32 mm² 5 x 6.4 VQFN (RHL) 24 19.25 mm² 5.5 x 3.5
  • 控制输入(DIR 和 OE)VIH 和 VIL 电平以 VCCA 为基准
  • 总线保持数据输入消除了对外部上拉或下拉电阻器的需求
  • VCC 隔离
  • 完全可配置的双轨设计
  • Ioff 支持局部断电模式运行
  • 闩锁性能超过 100mA,符合 JESD 78 II 类规范的要求
  • ESD 保护性能超过 JESD 22 规范要求
  • 控制输入(DIR 和 OE)VIH 和 VIL 电平以 VCCA 为基准
  • 总线保持数据输入消除了对外部上拉或下拉电阻器的需求
  • VCC 隔离
  • 完全可配置的双轨设计
  • Ioff 支持局部断电模式运行
  • 闩锁性能超过 100mA,符合 JESD 78 II 类规范的要求
  • ESD 保护性能超过 JESD 22 规范要求

SN74LVCH8T245 是一款采用两个独立可配置电源轨的 8 位同相总线收发器。A 端口设计用于跟踪 VCCA,该端口可接受 1.65V 至 5.5V 范围内的任何电源电压。B 端口设计用于跟踪 VCCB,该端口也可接受 1.65V 至 5.5V 范围内的任何电源电压。这样可实现在 1.8V、2.5V、3.3V 和 5.5V 电压节点之间进行通用低压双向转换。

SN74LVCH8T245 旨在实现两条数据总线间的异步通信。方向控制 (DIR) 输入和输出使能 (OE) 输入的逻辑电平会激活 B 端口输出或 A 端口输出,或者将两个输出端口都置于高阻抗状态。当 B 端口输出被激活时,此器件将数据从 A 总线发送到 B 总线,而当 A 端口输出被激活时,此器件将数据从 B 总线发送到 A 总线。A 端口和 B 端口上的输入电路始终处于运行状态。

有源总线保持电路会将未使用或未驱动的输入保持在有效逻辑状态。不建议在总线保持电路上使用上拉或下拉电阻器。该器件完全符合使用 Ioff 的部分断电应用的规范要求。Ioff 电路禁用输出,从而可防止破坏性电流从该器件回流。VCC 隔离特性可确保 VCCA 或 VCCB 接地时,输出都处于高阻抗状态。为了确保加电或断电期间呈高阻态,OE 应通过一个上拉电阻器被连接至 VCCA;该电阻器的最小值由驱动器的电流吸入能力来决定。

SN74LVCH8T245 旨在使控制引脚(DIR 和 OE)以 VCCA 为基准。

SN74LVCH8T245 是一款采用两个独立可配置电源轨的 8 位同相总线收发器。A 端口设计用于跟踪 VCCA,该端口可接受 1.65V 至 5.5V 范围内的任何电源电压。B 端口设计用于跟踪 VCCB,该端口也可接受 1.65V 至 5.5V 范围内的任何电源电压。这样可实现在 1.8V、2.5V、3.3V 和 5.5V 电压节点之间进行通用低压双向转换。

SN74LVCH8T245 旨在实现两条数据总线间的异步通信。方向控制 (DIR) 输入和输出使能 (OE) 输入的逻辑电平会激活 B 端口输出或 A 端口输出,或者将两个输出端口都置于高阻抗状态。当 B 端口输出被激活时,此器件将数据从 A 总线发送到 B 总线,而当 A 端口输出被激活时,此器件将数据从 B 总线发送到 A 总线。A 端口和 B 端口上的输入电路始终处于运行状态。

有源总线保持电路会将未使用或未驱动的输入保持在有效逻辑状态。不建议在总线保持电路上使用上拉或下拉电阻器。该器件完全符合使用 Ioff 的部分断电应用的规范要求。Ioff 电路禁用输出,从而可防止破坏性电流从该器件回流。VCC 隔离特性可确保 VCCA 或 VCCB 接地时,输出都处于高阻抗状态。为了确保加电或断电期间呈高阻态,OE 应通过一个上拉电阻器被连接至 VCCA;该电阻器的最小值由驱动器的电流吸入能力来决定。

SN74LVCH8T245 旨在使控制引脚(DIR 和 OE)以 VCCA 为基准。

下载 观看带字幕的视频 视频

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 31
类型 标题 下载最新的英语版本 日期
* 数据表 SN74LVCH8T245 具有可配置电平转换、电压转换和三态输出的8 位双电源总线收发器 数据表 (Rev. C) PDF | HTML 英语版 (Rev.C) PDF | HTML 2022年 12月 30日
应用手册 Implications of Slow or Floating CMOS Inputs (Rev. E) 2021年 7月 26日
选择指南 Voltage Translation Buying Guide (Rev. A) 2021年 4月 15日
选择指南 Little Logic Guide 2018 (Rev. G) 2018年 7月 6日
选择指南 Logic Guide (Rev. AB) 2017年 6月 12日
应用手册 How to Select Little Logic (Rev. A) 2016年 7月 26日
应用手册 Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
应用手册 Designing with SN74LVCXT245 and SN74LVCHXT245 Family of Direction Controlled 2015年 10月 27日
选择指南 逻辑器件指南 2014 (Rev. AA) 最新英语版本 (Rev.AB) 2014年 11月 17日
选择指南 小尺寸逻辑器件指南 (Rev. E) 最新英语版本 (Rev.G) 2012年 7月 16日
用户指南 LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
应用手册 CMOS 非缓冲反向器在振荡器电路中的使用 英语版 2006年 3月 23日
应用手册 选择正确的电平转换解决方案 (Rev. A) 英语版 (Rev.A) 2006年 3月 23日
产品概述 Design Summary for WCSP Little Logic (Rev. B) 2004年 11月 4日
应用手册 Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
用户指南 Signal Switch Data Book (Rev. A) 2003年 11月 14日
用户指南 LVC and LV Low-Voltage CMOS Logic Data Book (Rev. B) 2002年 12月 18日
应用手册 Texas Instruments Little Logic Application Report 2002年 11月 1日
应用手册 TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
更多文献资料 Standard Linear & Logic for PCs, Servers & Motherboards 2002年 6月 13日
应用手册 16-Bit Widebus Logic Families in 56-Ball, 0.65-mm Pitch Very Thin Fine-Pitch BGA (Rev. B) 2002年 5月 22日
应用手册 Power-Up 3-State (PU3S) Circuits in TI Standard Logic Devices 2002年 5月 10日
更多文献资料 STANDARD LINEAR AND LOGIC FOR DVD/VCD PLAYERS 2002年 3月 27日
应用手册 Migration From 3.3-V To 2.5-V Power Supplies For Logic Devices 1997年 12月 1日
应用手册 Bus-Interface Devices With Output-Damping Resistors Or Reduced-Drive Outputs (Rev. A) 1997年 8月 1日
应用手册 CMOS Power Consumption and CPD Calculation (Rev. B) 1997年 6月 1日
应用手册 LVC Characterization Information 1996年 12月 1日
应用手册 Input and Output Characteristics of Digital Integrated Circuits 1996年 10月 1日
应用手册 Live Insertion 1996年 10月 1日
设计指南 Low-Voltage Logic (LVC) Designer's Guide 1996年 9月 1日
应用手册 Understanding Advanced Bus-Interface Products Design Guide 1996年 5月 1日

设计和开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

评估板

14-24-LOGIC-EVM — 采用 14 引脚至 24 引脚 D、DB、DGV、DW、DYY、NS 和 PW 封装的逻辑产品通用评估模块

14-24-LOGIC-EVM 评估模块 (EVM) 旨在支持采用 14 引脚至 24 引脚 D、DW、DB、NS、PW、DYY 或 DGV 封装的任何逻辑器件。

用户指南: PDF | HTML
英语版 (Rev.B): PDF | HTML
TI.com 上无现货
评估板

14-24-NL-LOGIC-EVM — 采用 14 引脚至 24 引脚无引线封装的逻辑产品通用评估模块

14-24-EVM 是一款灵活的评估模块 (EVM),旨在支持具有 14 引脚至 24 引脚 BQA、BQB、RGY、RSV、RJW 或 RHL 封装的任何逻辑或转换器件。

用户指南: PDF | HTML
英语版 (Rev.A): PDF | HTML
TI.com 上无现货
评估板

AVCLVCDIRCNTRL-EVM — 适用于方向控制双向转换器件、支持 AVC 和 LVC 的通用 EVM

该通用 EVM 旨在支持 1、2、4 和 8 通道 LVC 和 AVC 方向控制转换器件。它还以相同数量的通道支持总线保持和汽车 Q1 器件。AVC 是低电压转换器件,具有 12mA 的较低驱动强度。LVC 是 1.65 至 5.5V 的较高电压转换器件,具有 32mA 的较高驱动强度。

用户指南: PDF | HTML
英语版 (Rev.B): PDF | HTML
TI.com 上无现货
仿真模型

SN74LVCH8T245 IBIS Model

SCEM493.ZIP (55 KB) - IBIS Model
封装 引脚 下载
SSOP (DB) 24 查看选项
TSSOP (PW) 24 查看选项
TVSOP (DGV) 24 查看选项
VQFN (RHL) 24 查看选项

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

支持和培训

视频