返回页首

产品详细信息

参数

Technology Family LVC VCC (Min) (V) 1.65 VCC (Max) (V) 5.5 Channels (#) 3 IOL (Max) (mA) 32 IOH (Max) (mA) -32 Input type Schmitt-Trigger Output type Push-Pull Features Balanced outputs, Very high speed (tpd 5-10ns), Partial power down (Ioff), Over-voltage tolerant inputs Data rate (Mbps) 300 Rating Catalog open-in-new 查找其它 同向缓冲器/驱动器

封装|引脚|尺寸

DSBGA (YZP) 8 3 mm² .927 x 1.928 SSOP (DCT) 8 12 mm² 2.95 x 4 VSSOP (DCU) 8 6 mm² 2 x 3.1 open-in-new 查找其它 同向缓冲器/驱动器

特性

  • Available in the Texas Instruments
    NanoFree™ Package
  • Supports 5-V VCC Operation
  • Inputs Accept Voltages to 5.5 V
  • Maximum tpd of 5.4 ns at 3.3 V
  • Low Power Consumption, 10-µA Maximum ICC
  • ±24-mA Output Drive at 3.3 V
  • Typical VOLP (Output Ground Bounce)
    <0.8 V at VCC = 3.3 V, TA = 25°C
  • Typical VOHV (Output VOH Undershoot)
    >2 V at VCC = 3.3 V, TA = 25°C
  • Ioff Supports Live Insertion, Partial-Power-Down
    Mode and Back Drive Protection
  • Latch-Up Performance Exceeds 100 mA
    Per JESD 78, Class II
  • ESD Protection Exceeds JESD 22
    • 2000-V Human Body Model (A114-A)
    • 200-V Machine Model (A115-A)
    • 1000-V Charged-Device Model (C101)
open-in-new 查找其它 同向缓冲器/驱动器

描述

This triple Schmitt-trigger buffer is designed for 1.65-V to 5.5-V VCC operation.

The SN74LVC3G17 device contains three buffers and performs the Boolean function Y = A. The device functions as three independent buffers but, because of Schmitt action, it may have different input threshold levels for positive-going (VT+) and negative-going (VT) signals.

This device is fully specified for partial-power-down applications using Ioff. The Ioff circuitry disables the outputs, preventing damaging current backflow through the device when it is powered down.

NanoFree package technology is a major breakthrough in IC packaging concepts, using the die as the package.

open-in-new 查找其它 同向缓冲器/驱动器
下载

技术文档

= 特色
未找到结果。请清除搜索,并重试。 查看所有 31
类型 标题 下载最新的英文版本 发布
* 数据表 SN74LVC3G17 Triple Schmitt-Trigger Buffer 数据表 2015年 8月 31日
应用手册 How to Select Little Logic 2016年 7月 26日
应用手册 Implications of Slow or Floating CMOS Inputs 2016年 6月 23日
选择指南 逻辑器件指南 2014 (Rev. AA) 下载最新的英文版本 (Rev.AB) 2014年 11月 17日
选择指南 小尺寸逻辑器件指南 (Rev. E) 下载最新的英文版本 (Rev.G) 2012年 7月 16日
应用手册 Understanding Schmitt Triggers 2011年 9月 21日
选择指南 逻辑器件指南 2009 (Rev. Z) 下载最新的英文版本 (Rev.AB) 2010年 7月 7日
解决方案指南 LOGIC Pocket Data Book 2007年 1月 16日
应用手册 CMOS 非缓冲反向器在振荡器电路中的使用 下载英文版本 2006年 3月 23日
应用手册 选择合适的德州仪器 (TI) 信号开关 下载最新的英文版本 (Rev.B) 2006年 3月 23日
应用手册 选择正确的电平转换解决方案 (Rev. A) 下载英文版本 (Rev.A) 2006年 3月 23日
更多文献资料 Design Summary for WCSP Little Logic 2004年 11月 4日
应用手册 Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
用户指南 Signal Switch Data Book 2003年 11月 14日
更多文献资料 Logic Cross-Reference 2003年 10月 7日
用户指南 LVC and LV Low-Voltage CMOS Logic Data Book 2002年 12月 18日
应用手册 Texas Instruments Little Logic Application Report 2002年 11月 1日
应用手册 TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
更多文献资料 Standard Linear & Logic for PCs, Servers & Motherboards 2002年 6月 13日
应用手册 16-Bit Widebus Logic Families in 56-Ball, 0.65-mm Pitch Very Thin Fine-Pitch BGA 2002年 5月 22日
应用手册 Power-Up 3-State (PU3S) Circuits in TI Standard Logic Devices 2002年 5月 10日
更多文献资料 STANDARD LINEAR AND LOGIC FOR DVD/VCD PLAYERS 2002年 3月 27日
更多文献资料 Military Low Voltage Solutions 2001年 4月 4日
应用手册 Migration From 3.3-V To 2.5-V Power Supplies For Logic Devices 1997年 12月 1日
应用手册 Bus-Interface Devices With Output-Damping Resistors Or Reduced-Drive Outputs 1997年 8月 1日
应用手册 CMOS Power Consumption and CPD Calculation 1997年 6月 1日
应用手册 LVC Characterization Information 1996年 12月 1日
应用手册 Input and Output Characteristics of Digital Integrated Circuits 1996年 10月 1日
应用手册 Live Insertion 1996年 10月 1日
用户指南 Low-Voltage Logic (LVC) Designer's Guide 1996年 9月 1日
应用手册 Understanding Advanced Bus-Interface Products Design Guide 1996年 5月 1日

设计与开发

有关其他条款或所需资源,请点击下面的任何链接来查看详情页面。

硬件开发

评估板 下载
document-generic 用户指南
$10.00
说明
灵活的 EVM 设计用于支持具有 5 至 8 引脚数且采用 DCK、DCT、DCU、DRL 或 DBV 封装的任何器件。
特性
  • 电路板设计允许进行多功能性评估
  • 支持多种逻辑器件

设计工具和仿真

仿真模型 下载
SCEM364A.ZIP (45 KB) - IBIS Model
仿真模型 下载
SCEM602.ZIP (7 KB) - PSpice Model

参考设计

参考设计 下载
Sin/Cos 编码器与 Sitara AM437x 的连接参考设计
TIDA-00178 TIDA-00178 参考设计是针对正弦/余弦位置编码器且符合 EMC 标准的工业接口。其应用包括需精确速度和位置控制的工业驱动。

该设计采用 16 位双路取样 ADC 且可使用插入式兼容 14 或 12 位版本,从而可优化性能和成本。TIDA-00178 使用 SPI 和 QEP 提供与 Sitara AM437x 的直接连接。带有 60 引脚连接器,直接连接 AM437x IDK,实现快速评估。提供了适用于 Sitara AM437x IDK 的示例固件,该固件可输出来自正弦/余弦编码器的实测角,同时可通过 Sitara 的 USB 虚拟 COM 端口提供高达 28 位的分辨率。

document-generic 原理图 document-generic 用户指南

CAD/CAE 符号

封装 引脚 下载
DSBGA (YZP) 8 视图选项
SM8 (DCT) 8 视图选项
VSSOP (DCU) 8 视图选项

订购与质量

支持与培训

可获得 TI E2E™ 论坛的工程师技术支持

所有内容均由 TI 和社区网友按“原样”提供,并不构成 TI 规范。参阅使用条款

如果您对质量、包装或订购 TI 产品有疑问,请参阅 TI 支持