返回页首

产品详细信息

参数

Channels (#) 1 Technology Family LVC VCC (Min) (V) 1.65 VCC (Max) (V) 5.5 Input type Standard CMOS Output type Push-Pull Clock Frequency (Max) (MHz) 200 IOL (Max) (mA) 32 IOH (Max) (mA) -32 ICC (Max) (uA) 10 Features Balanced outputs, Very high speed (tpd 5-10ns), Over-voltage tolerant inputs, Partial power down (Ioff) open-in-new 查找其它 D 类触发器

封装|引脚|尺寸

DSBGA (YZP) 8 3 mm² .927 x 1.928 SSOP (DCT) 8 8 mm² 2.95 x 2.80 VSSOP (DCU) 8 6 mm² 2 x 3.1 open-in-new 查找其它 D 类触发器

特性

  • Available in the Texas Instruments NanoFree™ Package
  • Supports 5-V VCC Operation
  • Inputs Accept Voltages to 5.5 V
  • Max tpd of 5.9 ns at 3.3 V
  • Low Power Consumption, 10-µA Max ICC
  • ±24-mA Output Drive at 3.3 V
  • Typical VOLP (Output Ground Bounce) < 0.8 V at VCC = 3.3 V, TA = 25°C
  • Typical VOHV (Output VOH Undershoot) > 2 V at VCC = 3.3 V, TA = 25°C
  • Ioff Supports Live Insertion, Partial-Power-Down Mode, and Back-Drive Protection
  • Latch-Up Performance Exceeds 100 mA Per JESD 78, Class II
  • ESD Protection Exceeds JESD 22
    • 2000-V Human-Body Model
    • 200-V Machine Model
    • 1000-V Charged-Device Model
open-in-new 查找其它 D 类触发器

描述

This single positive-edge-triggered D-type flip-flop is designed for 1.65-V to 5.5-V VCC operation.

NanoFree™ package technology is a major breakthrough in IC packaging concepts, using the die as the package.

A low level at the preset (PRE) or clear (CLR) input sets or resets the outputs, regardless of the levels of the other inputs. When PRE and CLR are inactive (high), data at the data (D) input meeting the setup time requirements is transferred to the outputs on the positive-going edge of the clock pulse. Clock triggering occurs at a voltage level and is not related directly to the rise time of the clock pulse. Following the hold-time interval, data at the D input can be changed without affecting the levels at the outputs.

This device is fully specified for partial-power-down applications using Ioff. The Ioff circuitry disables the outputs, preventing damaging current backflow through the device when it is powered down.

open-in-new 查找其它 D 类触发器
下载

技术文档

= TI 精选相关文档
未找到结果。请清除搜索,并重试。 查看所有 33
类型 标题 下载最新的英文版本 日期
* 数据表 SN74LVC2G74 Single Positive-Edge-Triggered D-Type Flip-Flop With Clear and Preset 数据表 2016年 7月 18日
选择指南 Little Logic Guide 2014 2018年 7月 6日
选择指南 Logic Guide 2017年 6月 12日
应用手册 How to Select Little Logic 2016年 7月 26日
应用手册 Implications of Slow or Floating CMOS Inputs 2016年 6月 23日
应用手册 Understanding and Interpreting Standard-Logic Data Sheets 2015年 12月 2日
应用手册 Power-Up Behavior of Clocked Devices 2015年 2月 6日
选择指南 逻辑器件指南 2014 (Rev. AA) 下载最新的英文版本 (Rev.AB) 2014年 11月 17日
选择指南 小尺寸逻辑器件指南 (Rev. E) 下载最新的英文版本 (Rev.G) 2012年 7月 16日
用户指南 LOGIC Pocket Data Book 2007年 1月 16日
应用手册 CMOS 非缓冲反向器在振荡器电路中的使用 下载英文版本 2006年 3月 23日
应用手册 选择合适的德州仪器 (TI) 信号开关 下载最新的英文版本 (Rev.B) 2006年 3月 23日
应用手册 选择正确的电平转换解决方案 (Rev. A) 下载英文版本 (Rev.A) 2006年 3月 23日
更多文献资料 Design Summary for WCSP Little Logic 2004年 11月 4日
应用手册 Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
用户指南 Signal Switch Data Book 2003年 11月 14日
更多文献资料 Logic Cross-Reference 2003年 10月 7日
用户指南 LVC and LV Low-Voltage CMOS Logic Data Book 2002年 12月 18日
应用手册 Texas Instruments Little Logic Application Report 2002年 11月 1日
应用手册 TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
更多文献资料 Standard Linear & Logic for PCs, Servers & Motherboards 2002年 6月 13日
应用手册 16-Bit Widebus Logic Families in 56-Ball, 0.65-mm Pitch Very Thin Fine-Pitch BGA 2002年 5月 22日
应用手册 Power-Up 3-State (PU3S) Circuits in TI Standard Logic Devices 2002年 5月 10日
更多文献资料 STANDARD LINEAR AND LOGIC FOR DVD/VCD PLAYERS 2002年 3月 27日
更多文献资料 Military Low Voltage Solutions 2001年 4月 4日
应用手册 Migration From 3.3-V To 2.5-V Power Supplies For Logic Devices 1997年 12月 1日
应用手册 Bus-Interface Devices With Output-Damping Resistors Or Reduced-Drive Outputs 1997年 8月 1日
应用手册 CMOS Power Consumption and CPD Calculation 1997年 6月 1日
应用手册 LVC Characterization Information 1996年 12月 1日
应用手册 Input and Output Characteristics of Digital Integrated Circuits 1996年 10月 1日
应用手册 Live Insertion 1996年 10月 1日
用户指南 Low-Voltage Logic (LVC) Designer's Guide 1996年 9月 1日
应用手册 Understanding Advanced Bus-Interface Products Design Guide 1996年 5月 1日

设计与开发

有关其他条款或所需资源,请点击下面的任何链接来查看详情页面。

硬件开发

评估板 下载
10
说明
灵活的 EVM 设计用于支持具有 5 至 8 引脚数且采用 DCK、DCT、DCU、DRL 或 DBV 封装的任何器件。
特性
  • 电路板设计允许进行多功能性评估
  • 支持多种逻辑器件
评估板 下载
1146.54
说明
J6Entry、RSP 和 TDA2E-17 CPU 板 EVM 是一种评估平台,用于加快信息娱乐系统、可重新配置的数字群集或集成数字化驾驶舱以及 ADAS 应用的开发速度,并缩短其上市时间。CPU 板集成了并行摄像头接口、CAN、千兆位以太网、FPD-Link、USB3.0 和 HDMI 等主要外设。
特性
  • 2GB DDR3L
  • LP8733/LP8732 电源解决方案
  • 板载 eMMC、NAND、NOR
  • USB3、USB2、PCIe、以太网、COM8Q、CAN、MLB、MicroSD 和 HDMI 连接器
评估板 下载
2324.44
说明

J6Entry/RSP EVM 是一种评估平台,用于加快信息娱乐系统、可重新配置的数字群集或集成数字化驾驶舱等应用的开发速度,并缩短其上市时间。

主 CPU 板集成了以太网或 HDMI 等主要外设,而信息娱乐应用子板 (JAMR3) 和 LCD/TS 子板将补充 CPU 板,从而提供完整的系统以快速开始评估和应用开发。

特性
  • 具有电容式触控功能的 10.1" 显示
  • JAMR3 无线电调谐器应用板
  • 2GB DDR3L
  • LP8733/LP8732 电源解决方案
  • 板载 eMMC、NAND、NOR
  • USB3、USB2、PCIe、以太网、COM8Q、CAN、MLB、MicroSD 和 HDMI 连接器

设计工具和仿真

仿真模型 下载
SCEJ238.ZIP (91 KB) - HSpice Model
仿真模型 下载
SCEM282.ZIP (51 KB) - IBIS Model

参考设计

参考设计 下载
Peak current-mode controlled phase-shifted full-bridge reference design using C2000™ real-time MCU
TIDM-02000 — 此设计采用数字化峰值电流模式控制型 (PCMC) 相移全桥 (PSFB) 直流/直流转换器,可将 400V 直流输入转换为稳定的 12V 直流输出。该设计的亮点是:基于新型 4 类 PWM 和内部斜坡补偿的全新 PCMC 波形生成,以及简单的 PCMC 实现。采用来自 C2000 实时微控制器系列的 TMS320F280049C MCU。
document-generic 原理图
参考设计 下载
支持以太网和 6LoWPAN 射频网状网络等网络的通用数据集中器参考设计
TIDA-010032 — 基于 IPv6 的电网通信正在成为智能仪表和电网自动化等工业市场和应用领域的标准选择。通用数据集中器设计是一款基于 IPv6 的完整网络解决方案,集成了以太网主干通信、6LoWPAN 射频网状网络、RS-485 等功能。6LoWPAN 网状网络解决了一些主要问题,例如符合标准的互操作性、可靠性、安全性和长距离连接能力。此设计可使用一个可通过以太网主干通信访问的 Web 服务器对终端设备进行远程监控。它还提供了 3.3V 和 5V 电压轨以及多种外设接口,可通过扩展实现更高的连接能力,例如宽带电力线通信 (PLC)、蜂窝和 Wi-Fi® 连接。
document-generic 原理图
参考设计 下载
双向 400V-12V DC/DC 转换器参考设计
TIDM-BIDIR-400-12 双向 400V-12V 直流/直流转换器参考设计通过基于微控制器的方式实现了一种隔离式双向直流/直流转换器。具有同步整流的相移全桥 (PSFB) 以降压模式控制从 400V 总线/电池到 12V 电池的能流,而推挽级则以升压模式控制从低压电池到高压总线/电池的反向能流。此实施方案使用位于低压侧的德州仪器 (TI) 32 位微控制器 TMS320F28035 来实现对双向能流的闭环控制。这一数字式控制器系统可以实施先进的控制策略,在不同条件下最优地控制功率级,还提供系统级智能,从而在工作模式与 PWM 开关模式之间进行安全无缝过渡。
document-generic 原理图
参考设计 下载
具有最大功率点跟踪 (MPPT) 功能的 C2000™ 太阳能 DC/DC 转换器
TIDM-SOLAR-DCDC 此设计是具有最大功率点跟踪 (MPPT) 功能的数字控制的太阳能直流/直流转换器,适用于中央式或串式太阳能逆变器。它是 TI Design TIDM-SOLAR-ONEPHINV(一款并网单相直流/交流逆变器)的配套设计。TIDM-SOLAR-DCDC 和 TIDM-SOLAR-ONEPHINV 一起组成了适用于中央式或串式拓扑的完整太阳能逆变器。此太阳能直流/直流转换器包含一个两相交错升压转换器(可实现 MPPT 功能)和一个隔离式谐振 LLC 转换器。C2000™ Piccolo™ TMS320F28035 微控制器 (MCU) 是完整直流/直流转换器的数字控制器,执行高频率控制环路和最大功率点跟踪算法。此设计可实现高于 94% 的满负荷效率,从而可从太阳能安装中获得更大的总能源输出,还可以减少转换器中的不利散热。
document-generic 原理图

CAD/CAE 符号

封装 引脚 下载
DSBGA (YZP) 8 了解详情
SM8 (DCT) 8 了解详情
VSSOP (DCU) 8 了解详情

订购与质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/FIT 估算
  • 材料成分
  • 认证摘要
  • 持续可靠性监测

支持与培训

可获得 TI E2E™ 论坛的工程师技术支持

所有内容均由 TI 和社区网友按“原样”提供,并不构成 TI 规范。参阅使用条款

如果您对质量、包装或订购 TI 产品有疑问,请参阅 TI 支持