返回页首

产品详细信息

参数

Technology Family LVC Input type Standard CMOS Output type Push-Pull VCC (Min) (V) 1.65 VCC (Max) (V) 5.5 Channels (#) 1 Clock Frequency (Max) (MHz) 150 ICC (uA) 10 IOL (Max) (mA) 32 IOH (Max) (mA) -32 Features Balanced outputs, Over-voltage tolerant inputs Rating Catalog open-in-new 查找其它 D 类触发器

封装|引脚|尺寸

DSBGA (YZP) 5 2 mm² .928 x 1.428 SOT-23 (DBV) 5 5 mm² 2.9 x 1.6 SOT-SC70 (DCK) 5 4 mm² 2 x 2.1 open-in-new 查找其它 D 类触发器

特性

  • 采用德州仪器 (TI) 的
    NanoFree™封装
  • 锁断性能超过 100mA,符合 JESD 78 II 类规范的要求
  • 静电放电 (ESD) 保护性能超过 JESD 22 规范的要求
    • 2000V 人体放电模型 (A114-A)
    • 200V 机器放电模式 (A115-A)
    • 1000V 组件充电模式 (C101)
  • 支持 5V VCC 运行
  • 输入接受的电压达到高达 5.5V
  • 支持向下转换到 VCC
  • 3.3V 时 tpd 最大值为 4.2ns
  • 低功耗,10µA 最大 ICC
  • 电压为 3.3V 时,输出驱动为 ±24mA
  • Ioff 支持部分断电模式和后驱动保护
  • 锁断性能超过 100mA,符合 JESD 78 II 类规范的要求

All trademarks are the property of their respective owners.

open-in-new 查找其它 D 类触发器

描述

SN74LVC1G80 器件是一款单路正缘触发 D 型触发器,专为 1.65V 到 5.5V VCC 操作而设计。

当数据 (D) 输入处的数据满足设置时间要求时,该数据将传输到时钟脉冲正向缘上的 Q 输出。时钟触发出现在一个特定电压电平上,并且不与时钟脉冲的上升时间直接相关。经过保持时间间隔后,可以更改 D 输入处的数据而不影响输出处的电平。

NanoFree™ 封装技术是 IC 封装概念的一项重大突破,它将裸片用作封装。

该器件完全 适用于 使用 Ioff 的局部掉电应用。当器件断电时,Ioff 电路将会禁用输出。这会抑制电流反流到器件中,从而防止损坏器件。

open-in-new 查找其它 D 类触发器
下载

技术文档

= 特色
未找到结果。请清除搜索,并重试。 查看所有 33
类型 标题 下载最新的英文版本 发布
* 数据表 SN74LVC1G80 单路正缘触发 D 型触发器 数据表 (Rev. S) 下载英文版本 (Rev.S) 2017年 12月 20日
选择指南 Little Logic Guide 2014 2018年 7月 6日
选择指南 Logic Guide 2017年 6月 12日
应用手册 How to Select Little Logic 2016年 7月 26日
应用手册 Implications of Slow or Floating CMOS Inputs 2016年 6月 23日
应用手册 Understanding and Interpreting Standard-Logic Data Sheets 2015年 12月 2日
应用手册 Power-Up Behavior of Clocked Devices 2015年 2月 6日
选择指南 逻辑器件指南 2014 (Rev. AA) 下载最新的英文版本 (Rev.AB) 2014年 11月 17日
选择指南 小尺寸逻辑器件指南 (Rev. E) 下载最新的英文版本 (Rev.G) 2012年 7月 16日
用户指南 LOGIC Pocket Data Book 2007年 1月 16日
应用手册 CMOS 非缓冲反向器在振荡器电路中的使用 下载英文版本 2006年 3月 23日
应用手册 选择合适的德州仪器 (TI) 信号开关 下载最新的英文版本 (Rev.B) 2006年 3月 23日
应用手册 选择正确的电平转换解决方案 (Rev. A) 下载英文版本 (Rev.A) 2006年 3月 23日
更多文献资料 Design Summary for WCSP Little Logic 2004年 11月 4日
应用手册 Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
用户指南 Signal Switch Data Book 2003年 11月 14日
更多文献资料 Logic Cross-Reference 2003年 10月 7日
用户指南 LVC and LV Low-Voltage CMOS Logic Data Book 2002年 12月 18日
应用手册 Texas Instruments Little Logic Application Report 2002年 11月 1日
应用手册 TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
更多文献资料 Standard Linear & Logic for PCs, Servers & Motherboards 2002年 6月 13日
应用手册 16-Bit Widebus Logic Families in 56-Ball, 0.65-mm Pitch Very Thin Fine-Pitch BGA 2002年 5月 22日
应用手册 Power-Up 3-State (PU3S) Circuits in TI Standard Logic Devices 2002年 5月 10日
更多文献资料 STANDARD LINEAR AND LOGIC FOR DVD/VCD PLAYERS 2002年 3月 27日
更多文献资料 Military Low Voltage Solutions 2001年 4月 4日
应用手册 Migration From 3.3-V To 2.5-V Power Supplies For Logic Devices 1997年 12月 1日
应用手册 Bus-Interface Devices With Output-Damping Resistors Or Reduced-Drive Outputs 1997年 8月 1日
应用手册 CMOS Power Consumption and CPD Calculation 1997年 6月 1日
应用手册 LVC Characterization Information 1996年 12月 1日
应用手册 Input and Output Characteristics of Digital Integrated Circuits 1996年 10月 1日
应用手册 Live Insertion 1996年 10月 1日
用户指南 Low-Voltage Logic (LVC) Designer's Guide 1996年 9月 1日
应用手册 Understanding Advanced Bus-Interface Products Design Guide 1996年 5月 1日

设计与开发

有关其他条款或所需资源,请点击下面的任何链接来查看详情页面。

硬件开发

评估板 下载
document-generic 用户指南
$10.00
说明
灵活的 EVM 设计用于支持具有 5 至 8 引脚数且采用 DCK、DCT、DCU、DRL 或 DBV 封装的任何器件。
特性
  • 电路板设计允许进行多功能性评估
  • 支持多种逻辑器件

设计工具和仿真

仿真模型 下载
SCEJ237.ZIP (86 KB) - HSpice Model
仿真模型 下载
SCEM185B.ZIP (46 KB) - IBIS Model
仿真模型 下载
SCEM782.ZIP (3 KB) - PSpice Model

参考设计

参考设计 下载
电动牙刷控制器参考设计
TIDA-00602 此 TI 参考设计结合采用了德州仪器 (TI) 低电压 H 桥电机驱动器与集成式 LDO 电压稳压器和超低功耗微控制器 (MCU),旨在展示电池供电型电动牙刷的全面实施方案。
document-generic 原理图 document-generic 用户指南

CAD/CAE 符号

封装 引脚 下载
DSBGA (YZP) 5 了解详情
SC70 (DCK) 5 了解详情
SOT-23 (DBV) 5 了解详情

订购与质量

支持与培训

可获得 TI E2E™ 论坛的工程师技术支持

所有内容均由 TI 和社区网友按“原样”提供,并不构成 TI 规范。参阅使用条款

如果您对质量、包装或订购 TI 产品有疑问,请参阅 TI 支持