SN74AVCH4T245-Q1

正在供货

具有可配置电压电平转换和总线保持功能的汽车类四位双电源总线收发器

产品详情

Technology family AVC Applications JTAG, SPI, UART Bits (#) 4 High input voltage (min) (V) 1.2 High input voltage (max) (V) 3.6 Vout (min) (V) 1.2 Vout (max) (V) 3.6 Data rate (max) (Mbps) 380 IOH (max) (mA) -12 IOL (max) (mA) 12 Supply current (max) (µA) 16 Features Bus-hold, Overvoltage tolerant inputs, Partial power down (Ioff) Input type Standard CMOS Output type 3-State, Balanced CMOS, Push-Pull Rating Automotive Operating temperature range (°C) -40 to 125
Technology family AVC Applications JTAG, SPI, UART Bits (#) 4 High input voltage (min) (V) 1.2 High input voltage (max) (V) 3.6 Vout (min) (V) 1.2 Vout (max) (V) 3.6 Data rate (max) (Mbps) 380 IOH (max) (mA) -12 IOL (max) (mA) 12 Supply current (max) (µA) 16 Features Bus-hold, Overvoltage tolerant inputs, Partial power down (Ioff) Input type Standard CMOS Output type 3-State, Balanced CMOS, Push-Pull Rating Automotive Operating temperature range (°C) -40 to 125
TSSOP (PW) 16 32 mm² 5 x 6.4
  • 控制输入 VIH/VIL 电平以 VCCA 电压为基准
  • 完全可配置的双轨设计,支持各个端口在 1.08V 至 3.6V 的整个电源电压范围内运行
  • Ioff 支持局部断电模式运行
  • 总线保持数据输入消除了对外部上拉或下拉电阻器的需求
  • 支持数据速率高达:
    • 500Mbps(1.08V 至 3.6V 范围)
  • 闩锁性能超过 100mA,符合 JESD 78 II 类规范
  • ESD 保护性能超过 JESD 22 规范要求:
    • 8000V 人体放电模型 (A114-A)
    • 200V 机器放电模型 (A115-A)
    • 1000V 带电器件模型 (C101)
  • 控制输入 VIH/VIL 电平以 VCCA 电压为基准
  • 完全可配置的双轨设计,支持各个端口在 1.08V 至 3.6V 的整个电源电压范围内运行
  • Ioff 支持局部断电模式运行
  • 总线保持数据输入消除了对外部上拉或下拉电阻器的需求
  • 支持数据速率高达:
    • 500Mbps(1.08V 至 3.6V 范围)
  • 闩锁性能超过 100mA,符合 JESD 78 II 类规范
  • ESD 保护性能超过 JESD 22 规范要求:
    • 8000V 人体放电模型 (A114-A)
    • 200V 机器放电模型 (A115-A)
    • 1000V 带电器件模型 (C101)

这款 4 位同相总线收发器使用两个独立的可配置电源轨。A 端口旨在跟踪 VCCA。VCCA 可接受 1.08V 至 3.6V 的任何电源电压。B 端口旨在用于跟踪 VCCB。VCCB 可接受 1.08V 至 3.6V 的任何电源电压。SN74AVCH4T245-Q1 经过优化,可在 VCCA/VCCB 设置为 1.08V 至 3.6V 的范围内正常运行。该器件可在 VCCA/VCCB 低至 1.08V 的情况下正常运行,因此可在 1.2V、1.5V、1.8V、2.5V 和 3.3V 电压节点之间进行通用的低电压双向转换。

SN74AVCH4T245-Q1 旨在实现两条数据总线间的异步通信。方向控制 (DIR) 输入和输出使能 (OE) 输入的逻辑电平会激活 B 端口或 A 端口输出,或者将这两个输出端口置于高阻抗模式。当 B 端口输出被激活时,此器件将数据从 A 总线发送到 B 总线,而当 A 端口输出被激活时,此器件将数据从 B 总线发送到 A 总线。A 端口和 B 端口上的输入电路一直处于激活状态并且必须施加一个逻辑高或低电平,从而防止过大的 ICC 和 ICCZ。

SN74AVCH4T245-Q1 器件的控制引脚(1DIR、2DIR、1OE 和 2OE)由 VCCA 供电。

该器件专用于使用 Ioff 的局部断电应用。Ioff 电路可禁用输出,以防在器件断电时电流回流对器件造成损坏。

VCC 隔离特性可确保任一 VCC 输入接地时,两个端口都处于高阻抗状态。上电侧的总线保持电路始终保持有效状态。

有源总线保持电路会将未使用或未驱动的数据输入保持在有效逻辑状态。不建议在总线保持电路上使用上拉或下拉电阻器。上电侧的总线保持电路始终保持有效状态。

为了确保器件在上电或断电期间为高阻抗状态,必须通过一个上拉电阻器将OE引脚连接至 VCC;驱动器的电流灌入能力决定该电阻器的最小阻值。

这款 4 位同相总线收发器使用两个独立的可配置电源轨。A 端口旨在跟踪 VCCA。VCCA 可接受 1.08V 至 3.6V 的任何电源电压。B 端口旨在用于跟踪 VCCB。VCCB 可接受 1.08V 至 3.6V 的任何电源电压。SN74AVCH4T245-Q1 经过优化,可在 VCCA/VCCB 设置为 1.08V 至 3.6V 的范围内正常运行。该器件可在 VCCA/VCCB 低至 1.08V 的情况下正常运行,因此可在 1.2V、1.5V、1.8V、2.5V 和 3.3V 电压节点之间进行通用的低电压双向转换。

SN74AVCH4T245-Q1 旨在实现两条数据总线间的异步通信。方向控制 (DIR) 输入和输出使能 (OE) 输入的逻辑电平会激活 B 端口或 A 端口输出,或者将这两个输出端口置于高阻抗模式。当 B 端口输出被激活时,此器件将数据从 A 总线发送到 B 总线,而当 A 端口输出被激活时,此器件将数据从 B 总线发送到 A 总线。A 端口和 B 端口上的输入电路一直处于激活状态并且必须施加一个逻辑高或低电平,从而防止过大的 ICC 和 ICCZ。

SN74AVCH4T245-Q1 器件的控制引脚(1DIR、2DIR、1OE 和 2OE)由 VCCA 供电。

该器件专用于使用 Ioff 的局部断电应用。Ioff 电路可禁用输出,以防在器件断电时电流回流对器件造成损坏。

VCC 隔离特性可确保任一 VCC 输入接地时,两个端口都处于高阻抗状态。上电侧的总线保持电路始终保持有效状态。

有源总线保持电路会将未使用或未驱动的数据输入保持在有效逻辑状态。不建议在总线保持电路上使用上拉或下拉电阻器。上电侧的总线保持电路始终保持有效状态。

为了确保器件在上电或断电期间为高阻抗状态,必须通过一个上拉电阻器将OE引脚连接至 VCC;驱动器的电流灌入能力决定该电阻器的最小阻值。

下载 观看带字幕的视频 视频

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 15
类型 标题 下载最新的英语版本 日期
* 数据表 SN74AVCH4T245-Q1 具有可配置电平转换、电压转换和三态输出的 汽车类 4 位双电源总线收发器 数据表 PDF | HTML 英语版 PDF | HTML 2024年 2月 15日
应用手册 Understanding Transient Drive Strength vs. DC Drive Strength in CMOS Output Buffers PDF | HTML 2024年 5月 14日
选择指南 Logic Guide (Rev. AB) 2017年 6月 12日
应用手册 Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
应用手册 Voltage Translation Between 3.3-V, 2.5-V, 1.8-V, and 1.5-V Logic Standards (Rev. B) 2015年 4月 30日
选择指南 逻辑器件指南 2014 (Rev. AA) 最新英语版本 (Rev.AB) 2014年 11月 17日
用户指南 LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
应用手册 选择正确的电平转换解决方案 (Rev. A) 英语版 (Rev.A) 2006年 3月 23日
应用手册 Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
更多文献资料 LCD Module Interface Application Clip 2003年 5月 9日
用户指南 AVC Advanced Very-Low-Voltage CMOS Logic Data Book, March 2000 (Rev. C) 2002年 8月 20日
更多文献资料 Standard Linear & Logic for PCs, Servers & Motherboards 2002年 6月 13日
应用手册 16-Bit Widebus Logic Families in 56-Ball, 0.65-mm Pitch Very Thin Fine-Pitch BGA (Rev. B) 2002年 5月 22日
应用手册 Dynamic Output Control (DOC) Circuitry Technology And Applications (Rev. B) 1999年 7月 7日
应用手册 AVC Logic Family Technology and Applications (Rev. A) 1998年 8月 26日

设计和开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

评估板

14-24-LOGIC-EVM — 采用 14 引脚至 24 引脚 D、DB、DGV、DW、DYY、NS 和 PW 封装的逻辑产品通用评估模块

14-24-LOGIC-EVM 评估模块 (EVM) 旨在支持采用 14 引脚至 24 引脚 D、DW、DB、NS、PW、DYY 或 DGV 封装的任何逻辑器件。

用户指南: PDF | HTML
英语版 (Rev.B): PDF | HTML
TI.com 上无现货
评估板

14-24-NL-LOGIC-EVM — 采用 14 引脚至 24 引脚无引线封装的逻辑产品通用评估模块

14-24-EVM 是一款灵活的评估模块 (EVM),旨在支持具有 14 引脚至 24 引脚 BQA、BQB、RGY、RSV、RJW 或 RHL 封装的任何逻辑或转换器件。

用户指南: PDF | HTML
英语版 (Rev.A): PDF | HTML
TI.com 上无现货
评估板

AVCLVCDIRCNTRL-EVM — 适用于方向控制双向转换器件、支持 AVC 和 LVC 的通用 EVM

该通用 EVM 旨在支持 1、2、4 和 8 通道 LVC 和 AVC 方向控制转换器件。它还以相同数量的通道支持总线保持和汽车 Q1 器件。AVC 是低电压转换器件,具有 12mA 的较低驱动强度。LVC 是 1.65 至 5.5V 的较高电压转换器件,具有 32mA 的较高驱动强度。

用户指南: PDF | HTML
英语版 (Rev.B): PDF | HTML
TI.com 上无现货
封装 引脚 CAD 符号、封装和 3D 模型
TSSOP (PW) 16 Ultra Librarian

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

支持和培训

视频