产品详细信息
参数
封装|引脚|尺寸
特性
- Part of a Family of Easy to use Clock Generator Devices With Optional SSC
- Crystal Oscillator With Integrated Crystal Capacitors, Selectable Output Frequency and Selectable SSC
- SSC Controllable via 2 External Pins
- ±0%, ±0.5%, ±1%, ±2% Center Spread
- Frequency Multiplication Selectable Between x1 or x4 With one External Control Pin
- Single 3.3V Device Power Supply
- Wide Temperature Range -40°C to 85°C
- Low space Consumption by 8 pin TSSOP Package
- APPLICATIONS
- Consumer and Industrial Applications requiring Crystal Oscillator with the possibility of EMI reduction through Spread Spectrum Clocking
描述
The CDCS502 is a spread spectrum capable, fundamental mode crystal oscillator with selectable frequency multiplication.
It features an advanced gain controlled fundamental mode crystal oscillator stage with a built-in load capacitance of 10pF. This oscillator stage accepts crystals from 8MHz to 32MHz with an ESR of up to 180Ω. The stage can be used with crystals with power dissipation of 50µW and up.
The input signal is processed by a PLL, whose output frequency is either equal to the input frequency or multiplied by the factor of 4.
The PLL is also able to spread the clock signal by ±0%, ±0.5%, ±1% or ±2% centered around the output clock frequency with an triangular modulation.
By this, the device can generate output frequencies between 8MHz and 108MHz with or without SSC from a fundamental mode crystal.
In x1 Mode with an SSC amount of 0%, the device works as a standard crystal oscillator and does not make use of the built in PLL.
The CDCS502 operates in 3.3V environment.
It is characterized for operation from -40°C to 85°C. It is offered in an 8 Pin TSSOP package.
与相比较的设备类似但功能不等效:
技术文档
| 类型 | 标题 | 下载最新的英文版本 | 日期 | |
|---|---|---|---|---|
| * | 数据表 | Crystal Oscillator / Clock Generator with optional SSC 数据表 | 2008年 12月 19日 | |
| 技术文章 | How to select an optimal clocking solution for your FPGA-based design | 2015年 12月 9日 | ||
| 技术文章 | Clocking sampled systems to minimize jitter | 2014年 7月 31日 | ||
| 技术文章 | Timing is Everything: How to optimize clock distribution in PCIe applications | 2014年 3月 28日 | ||
| 应用手册 | Spread Spectrum Clocking using the CDCS502/503 | 2009年 8月 19日 | ||
| 用户指南 | CDCS502 Performance Evaluation Module | 2009年 5月 5日 |
设计与开发
有关其他条款或所需资源,请点击下面的任何链接来查看详情页面。硬件开发
说明
CDCM9102EVM 是 CDCM9102 的评估模块,它是一种低振动时钟发生器,旨在为通信标准(如 PCI Express)提供基准时钟。此器件易于配置和使用。CDCM9102 提供 2 个 100MHz 差分时钟端口。这些端口支持的输出类型包括 LVPECL、LVDS,或者一对 LVCMOS 缓冲器。使用一个 ac 耦合网络来支持 HCSL 信令。用户配置捆绑器件引脚所需的输出缓冲器类型。此外,还提供一个单端 25 MHz 时钟输出端口。此端口的用途包括通用计时、计时以太网物理层 (PHY)、或者为附加的时钟发生器提供一个基准时钟。所有生成的时钟均来自一个单一外部 25MHz 晶体。该整装评估板经过出厂测试,能对所有器件功能进行完整验证。
特性
- 使用方便的评估模块生成具有低抖动和相位噪声的时钟信号
- 简单的器件设置
- 可通过跳线对控制引脚进行配置
- 需要 3.3V 电源
- 单端或晶体输入时钟基准
- 可终止 LVPECL、LVDS 和 LVCMOS 输出时钟
说明
特性
- 易于使用的评估模块,可用于 CDCS502 的快速原型设计和应用评估
- 可任选 USB 电源或外部电源
- 可通过跳线对扩频百分比和倍频选择进行配置
设计工具和仿真
借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。
在 PSpice for TI 设计和仿真工具中,您可以搜索 TI 器件、了解产品系列、打开测试台并对您的设计进行仿真,从而进一步分析选定的器件。您还可对多个 TI 器件进行联合仿真,以更好地展现您的系统。
除了一个完整的预加载模型库之外,您还可以在 PSPICE-FOR-TI 工具中轻松访问 TI 器件的全新技术资料。在您确认找到适合您应用的器件后,可访问 TI store 购买产品。
借助 PSpice for TI,您可使用合适的工具来满足您在整个设计周期(从电路探索到设计开发和验证)的仿真需求。免费获取、轻松入门。立即下载 PSpice 设计和仿真套件,开始您的设计。
入门
- 申请使用 PSPICE-FOR-TI 仿真器
- 下载并安装
- 观看有关仿真入门的培训
特性
- 利用 Cadence PSpice 技术
- 带有一套数字模型的预装库可在最坏情形下进行时序分析
- 动态更新确保您可以使用全新的器件型号
- 针对仿真速度进行了优化,且不会降低精度
- 支持对多个产品进行同步分析
- 基于 OrCAD Capture 框架,提供对业界广泛使用的原理图捕获和仿真环境的访问权限
- 可离线使用
- 在各种工作条件和器件容许范围内验证设计,包括
- 自动测量和后处理
- Monte Carlo 分析
- 最坏情形分析
- 热分析
CAD/CAE 符号
| 封装 | 引脚 | 下载 |
|---|---|---|
| TSSOP (PW) | 8 | 了解详情 |
订购与质量
- RoHS
- REACH
- 器件标识
- 引脚镀层/焊球材料
- MSL 等级/回流焊峰值温度
- MTBF/FIT 估算
- 材料成分
- 认证摘要
- 持续可靠性监测
推荐产品的参数、评估模块或参考设计可能与此 TI 产品相关