CDCE937-Q1
- 符合汽车应用要求
- 具有符合 AEC-Q100 标准的下列特性:
- 器件温度等级 1:–40°C 至 125℃ 环境工作温度范围
- 器件 HBM ESD 分类等级 2
- 器件 CDM ESD 分类等级 C4B
- 系统内可编程性和 EEPROM
- 串行可编程易失性寄存器
- 非易失性 EEPROM 以存储客户设置
- 灵活的输入计时理念
- 外部晶体:8MHz 至 32MHz
- 片上 VCXO:上拉范围 ±150ppm
- 单端低电压互补金属氧化物半导体 (LVCMOS) 高达 160MHz
- 高达 230MHz 可自由选择的输出频率
- 低噪声 PLL 内核
- 集成了 PLL 环路滤波器元件
- 低周期抖动(典型值 60ps)
- 独立的输出电源引脚
- CDCE937-Q1:3.3V 和 2.5V
- CDCEL937-Q1:1.8V
- 灵活的时钟驱动器
- 三个用户可定义的控制输入 [S0/S1/S2];例如:SSC 选择、频率切换、输出使能或断电
- 为视频、音频、USB、IEEE1394、RFID、Bluetooth™、WLAN、Ethernet™ 和 GPS 生成高精度时钟
- 生成适用于 TI-DaVinci™、OMAP™ 和 DSP 的常见时钟频率
- 可编程 SSC 调制
- 启用 0PPM 时钟生成
- 1.8V 器件电源
- 宽温度范围:-40°C 至 125°C
- 采用 TSSOP 封装
- 适用于简易 PLL 设计和编程的开发和编程套件 (TI Pro-Clock™)
CDCE937-Q1 和 CDCEL937-Q1 器件是基于锁相环 (PLL) 的模块化可编程时钟合成器。这些器件提供了灵活的可编程选项,例如输出时钟、输入信号和控制引脚,方便用户将 CDCEx937-Q1 配置为所需规格。
CDCEx937-Q1 可基于单一输入频率生成多达七种输出时钟,节省电路板空间的同时降低成本。此外,凭借多个输出,时钟发生器可以使用一个发生器来替代多个晶振。这使得该器件非常适合信息娱乐系统中的音响主机和远程信息处理应用,以及 ADAS 系统中的摄像头应用,因为这些平台正在向更小、更具成本效益的系统发展。
此外,借助集成的可配置 PLL,可在系统内针对任何时钟频率(最高可达 230MHz)对每个输出进行编程。PLL 还支持具有可编程向下扩频和中心扩频功能的可编程扩频时钟 (SSC)。这为客户的产品提供了更好的抗电磁干扰 (EMI) 性能,确保通过 CISPR-25 等行业标准。
使用三个用户自定义控制引脚可定制频率编程和 SSC。这样就不需要使用额外接口来控制时钟。此外,具体的上电和掉电序列可根据用户需求定义。
技术文档
未找到结果。请清除搜索并重试。
查看全部 8 | 类型 | 标题 | 下载最新的英语版本 | 日期 | |||
|---|---|---|---|---|---|---|
| * | 数据表 | CDCEx937-Q1 具有 1.8V、2.5V 和 3.3V LVCMOS 输出的 可编程 3-PLL VCXO 时钟合成器 数据表 (Rev. D) | PDF | HTML | 英语版 (Rev.D) | PDF | HTML | 2025年 10月 10日 |
| 应用手册 | Crystal or Crystal Oscillator Replacement with Silicon Devices | 2014年 6月 18日 | ||||
| 应用手册 | VCXO Application Guideline for CDCE(L)9xx Family (Rev. A) | 2012年 4月 23日 | ||||
| 用户指南 | CDCE(L)9XX & CDCEx06 Programming Evaluation Module Manual (Rev. A) | 2010年 11月 22日 | ||||
| 应用手册 | General I2C / EEPROM usage for the CDCE(L)9xx family | 2010年 1月 26日 | ||||
| 应用手册 | Troubleshooting I2C Bus Protocol | 2009年 10月 19日 | ||||
| 应用手册 | Usage of I2C for CDCE(L)949, CDCE(L)937, CDCE(L)925, CDCE(L)913 | 2009年 9月 23日 | ||||
| 应用手册 | Generating Low Phase-Noise Clocks for Audio Data Converters from Low Frequency | 2008年 3月 31日 |
设计和开发
如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。
设计工具
CLOCK-TREE-ARCHITECT — 时钟树架构编程软件
时钟树架构是一款时钟树综合工具,可根据您的系统要求生成时钟树解决方案,从而帮助您简化设计流程。该工具从庞大的时钟产品数据库中提取数据,然后生成系统级多芯片时钟解决方案。
模拟工具
PSPICE-FOR-TI — PSpice® for TI 设计和仿真工具
PSpice® for TI 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 Cadence® 的模拟分析引擎。PSpice for TI 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源产品系列以及精选的模拟行为模型。
借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。
在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。
在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
| 封装 | 引脚 | CAD 符号、封装和 3D 模型 |
|---|---|---|
| TSSOP (PW) | 20 | Ultra Librarian |
订购和质量
包含信息:
- RoHS
- REACH
- 器件标识
- 引脚镀层/焊球材料
- MSL 等级/回流焊峰值温度
- MTBF/时基故障估算
- 材料成分
- 鉴定摘要
- 持续可靠性监测
包含信息:
- 制造厂地点
- 封装厂地点
推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。