产品详细信息

Architecture FET / CMOS Input, Fixed Gain/Buffer Number of channels (#) 1 Total supply voltage (Min) (+5V=5, +/-5V=10) 9 Total supply voltage (Max) (+5V=5, +/-5V=10) 13 GBW (Typ) (MHz) 3100 BW @ Acl (MHz) 3100 Acl, min spec gain (V/V) 1 Slew rate (Typ) (V/us) 7000 Vn at flatband (Typ) (nV/rtHz) 2.3 Vn at 1 kHz (Typ) (nV/rtHz) 10 Iq per channel (Typ) (mA) 34 Vos (offset voltage @ 25 C) (Max) (mV) 800 Rail-to-rail No Features Adjustable BW/IQ/IOUT, Integrated Clamps Rating Catalog Operating temperature range (C) -40 to 85 Input bias current (Max) (pA) 25 Offset drift (Typ) (uV/C) 700 Output current (Typ) (mA) 15 2nd harmonic (dBc) -55 3rd harmonic (dBc) -59 Frequency of harmonic distortion measurement (MHz) 1000
Architecture FET / CMOS Input, Fixed Gain/Buffer Number of channels (#) 1 Total supply voltage (Min) (+5V=5, +/-5V=10) 9 Total supply voltage (Max) (+5V=5, +/-5V=10) 13 GBW (Typ) (MHz) 3100 BW @ Acl (MHz) 3100 Acl, min spec gain (V/V) 1 Slew rate (Typ) (V/us) 7000 Vn at flatband (Typ) (nV/rtHz) 2.3 Vn at 1 kHz (Typ) (nV/rtHz) 10 Iq per channel (Typ) (mA) 34 Vos (offset voltage @ 25 C) (Max) (mV) 800 Rail-to-rail No Features Adjustable BW/IQ/IOUT, Integrated Clamps Rating Catalog Operating temperature range (C) -40 to 85 Input bias current (Max) (pA) 25 Offset drift (Typ) (uV/C) 700 Output current (Typ) (mA) 15 2nd harmonic (dBc) -55 3rd harmonic (dBc) -59 Frequency of harmonic distortion measurement (MHz) 1000
VQFN (RGT) 16 9 mm² 3 x 3
  • 大信号带宽 (1VPP):3.1 GHz
  • 压摆率:7000 V/µs
  • 输入电压噪声:2.3nV/√Hz
  • 1% 稳定时间:0.7ns
  • 输入阻抗:50GΩ || 2.4pF
  • 能够驱动 50Ω 负载
  • 可调静态电流,用于功率和性能权衡
  • 具有快速过驱恢复功能的集成输入和输出钳位
  • 电压电源:±4.5V 至 ±6.5V
  • 大信号带宽 (1VPP):3.1 GHz
  • 压摆率:7000 V/µs
  • 输入电压噪声:2.3nV/√Hz
  • 1% 稳定时间:0.7ns
  • 输入阻抗:50GΩ || 2.4pF
  • 能够驱动 50Ω 负载
  • 可调静态电流,用于功率和性能权衡
  • 具有快速过驱恢复功能的集成输入和输出钳位
  • 电压电源:±4.5V 至 ±6.5V

BUF802 器件是一款具有 JFET 输入级的开环、单位增益缓冲器,能够为数据采集系统 (DAQ) 前端提供低噪声、高阻抗缓冲。 BUF802 支持直流至 3.1 GHz 的带宽,同时在整个频率范围内提供出色的失真和噪声性能。

BUF802 可在需要更高精度性能的应用中与精密放大器一同用于复合环路。 BUF802 采用创新架构来简化高精度、宽带宽复合环路的设计。

BUF802 具有可调静态电流引脚,让设计人员能够以带宽和失真来换取较低的静态电流,因此适用于宽频率范围。 BUF802 具有集成的输入和输出钳位,能够保护器件及其后续信号链免受过驱电压的影响。

.

BUF802 器件是一款具有 JFET 输入级的开环、单位增益缓冲器,能够为数据采集系统 (DAQ) 前端提供低噪声、高阻抗缓冲。 BUF802 支持直流至 3.1 GHz 的带宽,同时在整个频率范围内提供出色的失真和噪声性能。

BUF802 可在需要更高精度性能的应用中与精密放大器一同用于复合环路。 BUF802 采用创新架构来简化高精度、宽带宽复合环路的设计。

BUF802 具有可调静态电流引脚,让设计人员能够以带宽和失真来换取较低的静态电流,因此适用于宽频率范围。 BUF802 具有集成的输入和输出钳位,能够保护器件及其后续信号链免受过驱电压的影响。

.

下载

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索,并重试。
查看全部 5
类型 项目标题 下载最新的英语版本 日期
* 数据表 BUF802 宽带宽、2.3 nV/√Hz、高输入阻抗缓冲器 数据表 (Rev. C) PDF | HTML 下载英文版本 (Rev.C) PDF | HTML 02 May 2022
用户指南 BUF802RGTEVM 用户指南 (Rev. A) PDF | HTML 下载英文版本 (Rev.A) PDF | HTML 12 Jul 2022
应用手册 如何调整模拟前端信号链的 S 参数 PDF | HTML 下载英文版本 PDF | HTML 01 Jul 2022
技术文章 Achieving high-DC precision and wide large signal bandwidth with Hi-Z buffers 18 Jan 2022
应用手册 所选封装材料的热学和电学性质 16 Oct 2008

设计和开发

如需其他信息或资源,请查看下方列表,点击标题即可进入详情页面。

评估板

BUF802RGTEVM — BUF802 采用 RGT 封装的高速、高带宽、2.3nV/√Hz 输入缓冲器评估模块

BUF802RGTEVM 旨在轻松地演示缓冲器的功能和实用性。该 EVM 具有两个独立的电路配置:一个具有精密放大器的复合环路和一个独立的 BUF802 电路。它可与双电源或单电源配合使用,并在模拟输入和输出端包括 SMA 连接器,以便于操作。对布局进行了优化,以减少寄生耦合,并在整个频率范围内提供出色的信号保真度。
用户指南: PDF | HTML
下载英文版本 (Rev.A): PDF | HTML
TI.com 無法提供
仿真模型

BUF802 PSpice model

SBOMC43.ZIP (187 KB) - PSpice Model
仿真模型

BUF802 TINA-TI Reference Circuit (Rev. D)

SBOMBQ8D.TSC (5895 KB) - TINA-TI Spice Model
计算工具

ANALOG-ENGINEER-CALC — 模拟工程师计算器

模拟工程师计算器旨在加快模拟电路设计工程师经常使用的许多重复性计算。该基于 PC 的工具提供图形界面,其中显示各种常见计算的列表(从使用反馈电阻器设置运算放大器增益到为稳定模数转换器 (ADC) 驱动器缓冲器电路选择合适的电路设计元件)。除了可用作单独的工具之外,该计算器还能够很好地与模拟工程师口袋参考书中所述的概念配合使用。
lock = 需要出口许可(1分钟)
计算工具

VOLT-DIVIDER-CALC — 分压器确定一组分压电阻

VOLT-DIVIDER-CALC quickly determines a set of resistors for a voltage divider. This KnowledgeBase Javascript utility can be used to find a set of resistors for a voltage divider to achieve the desired output voltage. This calculator can also be used to design non-inverting attentuation circuits.

(...)

模拟工具

PSPICE-FOR-TI — 适用于 TI 设计和模拟工具的 PSpice®

PSpice® for TI 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 Cadence® 的模拟分析引擎。PSpice for TI 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源产品系列以及精选的模拟行为模型。

借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。

在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
模拟工具

TINA-TI — 基于 SPICE 的模拟仿真程序

TINA-TI 提供了 SPICE 所有的传统直流、瞬态和频域分析以及更多。TINA 具有广泛的后处理功能,允许您按照希望的方式设置结果的格式。虚拟仪器允许您选择输入波形、探针电路节点电压和波形。TINA 的原理图捕获非常直观 - 真正的“快速入门”。

TINA-TI 安装需要大约 500MB。直接安装,如果想卸载也很容易。我们相信您肯定会爱不释手。

TINA 是德州仪器 (TI) 专有的 DesignSoft 产品。该免费版本具有完整的功能,但不支持完整版 TINA 所提供的某些其他功能。

如需获取可用 TINA-TI 模型的完整列表,请参阅:SpiceRack - 完整列表 

需要 HSpice (...)

用户指南: PDF
下载英文版本 (Rev.A): PDF
参考设计

TIDA-01022 — 适用于 DSO、雷达和 5G 无线测试系统的灵活 3.2GSPS 多通道 AFE 参考设计

此高速多通道数据采集参考设计可实现最佳的系统性能。系统设计人员需要考虑关键的设计参数,如高速多通道时钟生成功能的时钟抖动和偏斜(这会影响整个系统的 SNR、SFDR、通道间偏斜和确定性延迟)。此参考设计演示了一种多通道 AFE 和时钟解决方案,采用具有 JESD204B 的高速数据转换器、高速放大器、高性能时钟和低噪声电源解决方案,可实现最佳的系统性能
设计指南: PDF
原理图: PDF
封装 引脚数 下载
VQFN (RGT) 16 了解详情

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 认证摘要
  • 持续可靠性监测

支持与培训

视频