返回页首

产品详细信息

参数

Architecture Fixed Gain/Buffer Number of channels (#) 1 Total supply voltage (Min) (+5V=5, +/-5V=10) 4.5 Total supply voltage (Max) (+5V=5, +/-5V=10) 36 GBW (Typ) (MHz) 240 BW @ Acl (MHz) 210 Acl, min spec gain (V/V) 1 Slew rate (Typ) (V/us) 3750 Vn at flatband (Typ) (nV/rtHz) 3.4 Vn at 1 kHz (Typ) (nV/rtHz) 3.4 Iq per channel (Typ) (mA) 8.5 Vos (offset voltage @ 25 C) (Max) (mV) 60 Rail-to-rail No Features Adjustable BW/IQ/IOUT Rating Catalog Operating temperature range (C) -40 to 125 Input bias current (Max) (pA) 1600000 Offset drift (Typ) (uV/C) 175 Output current (Typ) (mA) 250 2nd harmonic (dBc) -77 3rd harmonic (dBc) -79 @ MHz 0.02 open-in-new 查找其它 高速 运算放大器 (GBW>=50MHz)

封装|引脚|尺寸

HSOIC (DDA) 8 SOIC (D) 8 19 mm² 4.9 x 3.9 VSON (DRB) 8 VSON (DRB) 8 9 mm² 3 x 3 open-in-new 查找其它 高速 运算放大器 (GBW>=50MHz)

特性

  • 引脚选择带宽:35MHz 至 210MHz
  • 高输出电流:250mA
  • 压摆率:3750V/µs
  • 低静态电流:1.5mA(35MHz BW)
  • 宽电源范围:±2.25V 至 ±18V
  • 内部输出电流限制
  • 热关断保护
  • 提供带散热焊盘的封装
  • 扩展工作温度范围:
    –40°C 至 +125°C

All trademarks are the property of their respective owners.

open-in-new 查找其它 高速 运算放大器 (GBW>=50MHz)

描述

BUF634A 是一款高性能、高保真的开环缓冲器,能够驱动 250mA 的输出电流。BUF634A 是一款 36V 的器件,可通过改变 V- 与 BW 引脚之间的外部电阻器值在 35MHz 至 210MHz 范围内调节带宽。BUF634A 可用作独立开环驱动器,也可以位于精密运算放大器的反馈环路内部,以便为高精度驱动器和大输出电流驱动器提供更高的容性负载驱动能力。

对于低功耗 应用,BUF634A 具有 1.5mA 的工作静态电流以及 250mA 的输出、3750V/µs 的压摆率和 35MHz 带宽。此器件在带宽为 210MHz 的宽带宽模式下消耗 8.5mA 的静态电流。BUF634A 通过其输出级中的内部电流限制以及热关断受到全面保护,因而非常耐用且易于使用。

BUF634A 可在 –40°C 至 +125°C 的工业温度范围内运行。BUF634A 提供三种封装:D (SOIC)、DRB (VSON) 和 DDA (HSOIC)。DRB (VSON) 和 DDA (HSOIC) 封装的底部具有散热焊盘,因此具有出色的热性能。DRB 封装的外形尺寸非常小,仅为 3.0mm × 3.0mm,这使得该器件非常适合便携式和尺寸受限的 应用。

open-in-new 查找其它 高速 运算放大器 (GBW>=50MHz)
下载

申请样品

可提供试生产样品(XBUF634AIDDAT 和 XBUF634AIDRBT)。立即申请

技术文档

= 特色
未找到结果。请清除搜索,并重试。 查看所有 8
类型 标题 下载最新的英文版本 发布
* 数据表 BUF634A 36V、210MHz、250mA 输出高速缓冲器 数据表 (Rev. B) 下载最新的英文版本 (Rev.C) 2020年 6月 10日
应用手册 Pairing up Op Amp and Buffer for Higher Output Power Plus Speed in ATE 2019年 6月 7日
用户指南 BUF634ADEVM User's Guide 2019年 2月 18日
技术文章 How to reduce distortion in high-voltage, high-frequency signal generation for AWGs 2018年 10月 30日
技术文章 What are the advantages of using JFET-input amplifiers in high-speed applications? 2018年 6月 18日
技术文章 Unique active mux capability combines buffer and switch into one solution 2017年 10月 10日
技术文章 How to minimize filter loss when you drive an ADC 2016年 10月 20日
应用手册 所选封装材料的热学和电学性质 2008年 10月 16日

设计与开发

有关其他条款或所需资源,请点击下面的任何链接来查看详情页面。

硬件开发

评估板 下载
document-generic 用户指南
$99.00
说明
The BUF634ADEVM is an evaluation module (EVM) for the BUF634A high-speed buffer in the D (8-pin SOIC) package. The BUF634ADEVM features two BUF634A devices and is designed to quickly demonstrate the functionality and versatility of the buffer. Optionally, the buffers can be configured as outputs for (...)
特性
  • Easy evaluation with standard benchtop test equipment
  • Includes connections for audio inputs and outputs
  • Board has option to form composite loop with dual SOIC op-amp
  • Configurable for split or single supply operation

设计工具和仿真

仿真模型 下载
SBOMAY1A.ZIP (19 KB) - PSpice Model
仿真模型 下载
SBOMAY2B.TSC (17 KB) - TINA-TI Spice Model
仿真模型 下载
SBOMB59.TSC (17 KB) - TINA-TI Reference Design
仿真模型 下载
SBOMB63.ZIP (16 KB) - PSpice Model
仿真工具 下载
document-generic 用户指南 document-generic 下载英文版本 (Rev.A)
计算工具 下载
模拟工程师计算器
ANALOG-ENGINEER-CALC — 模拟工程师计算器旨在加快模拟电路设计工程师经常使用的许多重复性计算。该基于 PC 的工具提供图形界面,其中显示各种常见计算的列表(从使用反馈电阻器设置运算放大器增益到为稳定模数转换器 (ADC) 驱动器缓冲器电路选择合适的电路设计元件)。除了可用作单独的工具之外,该计算器还能够很好地与模拟工程师口袋参考书中所述的概念配合使用。
特性
  • 通过模数转换器 (ADC) 和数模转换器 (DAC) 加快电路设计
    • 噪声计算
    • 常见单位转换
  • 解决常见的放大器电路设计问题
    • 使用标准电阻器进行增益选择
    • 滤波器配置
    • 常见放大器配置的总噪声
  • 执行 PCB 寄生计算(例如 R、L 和 C)
  • 查找常见传感器的传感器输出值(例如 RTD、热电偶)
  • 解决常见无源电路问题(例如使用无源组件的分压器)
计算工具 下载
分压器确定一组分压电阻
VOLT-DIVIDER-CALC VOLT-DIVIDER-CALC quickly determines a set of resistors for a voltage divider. This KnowledgeBase Javascript utility can be used to find a set of resistors for a voltage divider to achieve the desired output voltage. This calculator can also be used to design non-inverting attentuation circuits.

(...)

参考设计

参考设计 下载
LCR meter analog front end reference design
TIDA-060029 — This reference design, TIDA-060029 demonstrates an analog signal chain solution for LCR Meter applications using an auto balancing impedance measurement method.
document-generic 原理图 document-generic 用户指南

CAD/CAE 符号

封装 引脚 下载
SO PowerPAD (DDA) 8 了解详情
SOIC (D) 8 了解详情
SON (DRB) 8 了解详情

订购与质量

支持与培训

可获得 TI E2E™ 论坛的工程师技术支持

所有内容均由 TI 和社区网友按“原样”提供,并不构成 TI 规范。参阅使用条款

如果您对质量、包装或订购 TI 产品有疑问,请参阅 TI 支持