数据表
ADC12DJ5200SE
- ADC 内核:
- 12 位分辨率
- 单通道模式下的采样率高达 10.4GSPS
- 双通道模式下的采样率高达 5.2GSPS
- 单端 50Ω 输入:
- 模拟输入范围 (-3dB):2 至 6.3GHz
- 满量程输入功率 (4.5GHz):- 1.25dBm
- 灵活的 VCM:没有直流路径连接到 GND 或电源的交流耦合
- 性能规格:
- 本底噪声(2.3GHz,–20dBFS,INPUTFS = 1.5dBm):
- 双通道模式:–149dBFS/Hz
- 单通道模式: –151.5dBFS/Hz
- ENOB(双通道,FIN = 2.3GHz):8.5 位
- 本底噪声(2.3GHz,–20dBFS,INPUTFS = 1.5dBm):
- 无噪声孔径延迟 (tAD) 调节:
- 精确采样控制:19fs 步长
- 简化同步和交错
- 温度和电压不变延迟
- 简便易用的同步特性:
- 自动 SYSREF 计时校准
- 样片标记时间戳
- JESD204C 串行数据接口:
- 最大通道速率:17.16Gbps
- 支持 64b/66b 和 8b/10b 编码
- 8b/10b 模式兼容 JESD204B
- 可选数字下变频器 (DDC):
- 4 倍、8 倍、16 倍和 32 倍复杂抽取
- 每个 DDC 均具有四个独立的 32 位 NCO
- 峰值射频输入功率:+26.25dBm(+27.5dBFS,560x 满量程功率)
- 可实现均衡的可编程 FIR 滤波器
- 功耗:4W
- 电源:1.1V、1.9V
ADC12DJ5200SE 是一款具有集成输入平衡-非平衡变压器的射频采样千兆采样模数转换器 (ADC)。ADC12DJ5200SE 可配置为双通道 5.2GSPS ADC 或单通道 10.4GSPS ADC。-3dB 输入频率范围为 2GHz 至 6.3GHz,可对频率捷变系统的 S 和 C 频带进行直接射频采样。
ADC12DJ5200SE 使用具有多达 16 个串行通道的高速 JESD204C 输出接口,支持高达 17.16Gbps 的线路速率。通过 JESD204C 子类 1 支持确定性延迟和多器件同步。JESD204C 接口可进行配置,对线路速率和通道数进行权衡。支持 8b/10b 和 64b/66b 数据编码方案。64b/66b 编码支持前向纠错 (FEC),可改进误码率。此接口向后兼容 JESD204B 接收器。
无噪声孔径延迟调节和 SYSREF 窗口等创新的同步特性可简化多通道应用的系统设计。提供可选的数字下变频器 (DDC),以便将数字信号频谱下变频到基带信号并降低接口速率。可编程 FIR 滤波器可实现片上均衡。
技术文档
未找到结果。请清除搜索并重试。
查看全部 2 类型 | 标题 | 下载最新的英语版本 | 日期 | |||
---|---|---|---|---|---|---|
* | 数据表 | ADC12DJ5200SE 具有集成平衡-非平衡变压器的 10.4GSPS 单通道或 5.2GSPS 双通道 12 位射频采样模数转换器 (ADC) 数据表 (Rev. B) | PDF | HTML | 英语版 (Rev.B) | PDF | HTML | 2024年 7月 1日 |
用户指南 | ADCxxDJxx00RF/SE 评估模块 (Rev. B) | PDF | HTML | 英语版 (Rev.B) | PDF | HTML | 2023年 3月 30日 |
设计和开发
如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。
评估板
ADC12DJ5200SEEVM — ADC12DJ5200SE 单端输入射频采样 12 位 ADC 评估模块
ADC12DJ5200SE 评估模块 (EVM) 是一个用于评估 ADC12DJ5200SE 模数转换器 (ADC) 的平台。ADC12DJ5200SE 是一款双通道 12 位 ADC,在双通道模式下运行时的采样率高达 5.2 千兆样本/秒 (GSPS),在单通道模式下运行的采样率高达 10.4GSPS。ADC12DJ5200SEEVM 输出数据通过标准的 JESD204C 高速串行接口传输。
模拟工具
PSPICE-FOR-TI — 适用于 TI 设计和模拟工具的 PSpice®
PSpice® for TI 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 Cadence® 的模拟分析引擎。PSpice for TI 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源产品系列以及精选的模拟行为模型。
借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。
在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。
在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
封装 | 引脚 | CAD 符号、封装和 3D 模型 |
---|---|---|
FCCSP (AAV) | 144 | Ultra Librarian |
订购和质量
包含信息:
- RoHS
- REACH
- 器件标识
- 引脚镀层/焊球材料
- MSL 等级/回流焊峰值温度
- MTBF/时基故障估算
- 材料成分
- 鉴定摘要
- 持续可靠性监测
包含信息:
- 制造厂地点
- 封装厂地点
推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。