ZHCSNQ2B
March 2021 – July 2022
AWR1843AOP
PRODUCTION DATA
1
特性
2
应用
3
说明
3.1
功能方框图
4
Revision History
5
Device Comparison
5.1
Related Products
6
Terminal Configuration and Functions
6.1
Pin Diagram
6.2
Pin Attributes
6.3
Signal Descriptions
6.3.1
Pin Functions - Digital and Analog [ALP Package]
7
Specifications
7.1
Absolute Maximum Ratings
7.2
ESD Ratings
7.3
Power-On Hours (POH)
7.4
Recommended Operating Conditions
7.5
Power Supply Specifications
7.6
Power Consumption Summary
7.7
RF Specification
7.8
CPU Specifications
7.9
Thermal Resistance Characteristics for FCBGA Package [ALP0180A]
7.10
Timing and Switching Characteristics
7.10.1
Antenna Radiation Patterns
7.10.1.1
Antenna Radiation Patterns for Receiver
7.10.1.2
Antenna Radiation Patterns for Transmitter
7.10.2
Antenna Positions
7.10.3
Power Supply Sequencing and Reset Timing
7.10.4
Input Clocks and Oscillators
7.10.4.1
Clock Specifications
7.10.5
Multibuffered / Standard Serial Peripheral Interface (MibSPI)
7.10.5.1
Peripheral Description
7.10.5.2
MibSPI Transmit and Receive RAM Organization
7.10.5.2.1
SPI Timing Conditions
7.10.5.2.2
SPI Controller Mode Switching Parameters (CLOCK PHASE = 0, SPICLK = output, SPISIMO = output, and SPISOMI = input)
7.10.5.2.3
SPI Controller Mode Switching Parameters (CLOCK PHASE = 1, SPICLK = output, SPISIMO = output, and SPISOMI = input)
7.10.5.3
SPI Peripheral Mode I/O Timings
7.10.5.3.1
SPI Peripheral Mode Switching Parameters (SPICLK = input, SPISIMO = input, and SPISOMI = output)
7.10.5.4
Typical Interface Protocol Diagram (Slave Mode)
7.10.6
LVDS Interface Configuration
7.10.6.1
LVDS Interface Timings
7.10.7
General-Purpose Input/Output
7.10.7.1
Switching Characteristics for Output Timing versus Load Capacitance (CL) (1) (1)
7.10.8
Controller Area Network Interface (DCAN)
7.10.8.1
Dynamic Characteristics for the DCANx TX and RX Pins
7.10.9
Controller Area Network - Flexible Data-rate (CAN-FD)
7.10.9.1
Dynamic Characteristics for the CANx TX and RX Pins
7.10.10
Serial Communication Interface (SCI)
7.10.10.1
SCI Timing Requirements
7.10.11
Inter-Integrated Circuit Interface (I2C)
7.10.11.1
I2C Timing Requirements (1)
7.10.12
Quad Serial Peripheral Interface (QSPI)
7.10.12.1
QSPI Timing Conditions
7.10.12.2
Timing Requirements for QSPI Input (Read) Timings (1) (1)
7.10.12.3
QSPI Switching Characteristics
7.10.13
ETM Trace Interface
7.10.13.1
ETMTRACE Timing Conditions
7.10.13.2
ETM TRACE Switching Characteristics
7.10.14
Data Modification Module (DMM)
7.10.14.1
DMM Timing Requirements
7.10.15
JTAG Interface
7.10.15.1
JTAG Timing Conditions
7.10.15.2
Timing Requirements for IEEE 1149.1 JTAG
7.10.15.3
Switching Characteristics Over Recommended Operating Conditions for IEEE 1149.1 JTAG
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Subsystems
8.3.1
RF and Analog Subsystem
8.3.1.1
Clock Subsystem
8.3.1.2
Transmit Subsystem
8.3.1.3
Receive Subsystem
8.3.2
Processor Subsystem
8.3.3
Automotive Interface
8.3.4
Main Subsystem Cortex-R4F Memory Map
8.3.5
DSP Subsystem Memory Map
8.4
Other Subsystems
8.4.1
ADC Channels (Service) for User Application
8.4.1.1
GP-ADC Parameter
9
Monitoring and Diagnostics
9.1
Monitoring and Diagnostic Mechanisms
9.1.1
Error Signaling Module
10
Applications, Implementation, and Layout
10.1
Application Information
10.2
Reference Schematic
11
Device and Documentation Support
11.1
Device Nomenclature
11.2
Tools and Software
11.3
Documentation Support
11.4
支持资源
11.5
Trademarks
11.6
Electrostatic Discharge Caution
11.7
术语表
12
Mechanical, Packaging, and Orderable Information
12.1
Packaging Information
1
特性
FMCW 收发器
集成 4 个接收器和 3 个发送器的封装天线 (AOP)
集成 PLL、发送器、接收器、基带和 ADC
76GHz 至 81GHz 的覆盖范围,具有 4GHz 的可用带宽
基于分数 N PLL 的超精确线性调频脉冲引擎
TX 有效全向辐射功率 (EIRP):16dBm
RX 有效全向噪声图:10dB(76 至 81GHz)
1MHz 时的相位噪声:
–95dBc/Hz(76 至 77GHz)
–93dBc/Hz(77 至 81GHz)
内置校准和自检(监控)
基于
Arm®
Cortex®
-R4F 的无线电控制系统
内置固件 (ROM)
针对工艺和温度进行自校准的系统
用于 FMCW 信号处理的 C674x DSP
片上存储器:2MB RAM
用于物体跟踪和分类、AUTOSAR 和接口控制的 Arm Cortex-R4F 微控制器
支持自主模式(从 QSPI 闪存加载用户应用)
主机接口
CAN(两个实例,其中一个是 CAN-FD)
为用户应用提供的其他接口
多达 6 个通用 ADC 通道
多达 2 个 SPI 端口
多达 2 个 UART
I
2
C
GPIO
用于原始 ADC 数据和调试仪表的双通道 LVDS 接口
器件安全(
在部分器件型号上
)
支持经过身份验证和加密的安全引导
具有密钥撤销功能的客户可编程根密钥、对称密钥(256 位)、非对称密钥(最高 RSA-2K)
加密软件加速器 – PKA、AES(最高 256 位)、SHA(最高 256 位)、TRNG/DRGB
符合功能安全标准
专为功能安全应用开发
可提供使功能安全系统设计满足 ISO26262 ASIL-D 要求的文档
硬件完整性高达 ASIL-B 级
安全相关认证
经 TUV SUD 进行 ISO 26262 认证达到 ASIL B 级
符合 AEC-Q100 标准
AWR1843AOP 高级特性
嵌入式自监控,无需使用主机处理器
复基带架构
嵌入式干扰检测功能
发送路径中的可编程相位旋转器,用于实现波束形成
电源管理
内置 LDO 网络,可增强 PSRR
I/O 支持双电压 3.3V/1.8V
时钟源
支持频率为 40MHz 的外部振荡器
支持外部驱动、频率为 40MHz 的时钟(方波/正弦波)
支持 40MHz 晶体与负载电容器相连接
轻松的硬件设计
0.8mm 间距、180 引脚 15mm × 15mm 覆晶 BGA 封装 (ALP),可实现轻松组装和低成本 PCB 设计
小尺寸解决方案
运行条件
结温范围:–40°C 至 125°C