ZHDU041 January   2026

 

  1.   1
  2.   说明
  3.   特性
  4.   4
  5. 1评估模块概述
    1. 1.1 简介
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
      1. 1.4.1 TPS7N59
      2. 1.4.2 LMG1020 低侧驱动器
  6. 2硬件
    1. 2.1 EVM 设置
      1. 2.1.1 LDO 输入/输出连接器说明
        1. 2.1.1.1 VIN 和 GND
        2. 2.1.1.2 BIAS 和 GND
        3. 2.1.1.3 VOUT 和 GND
        4. 2.1.1.4 EN
      2. 2.1.2 可选负载瞬态输入/输出连接器说明
        1. 2.1.2.1 VDD 和 GND
        2. 2.1.2.2 J12
        3. 2.1.2.3 J14
        4. 2.1.2.4 J16
        5. 2.1.2.5 J13
        6. 2.1.2.6 J17
      3. 2.1.3 TPS7N59 LDO 的操作
      4. 2.1.4 可选负载瞬态电路的操作
      5. 2.1.5 输入/输出连接器和跳线说明
        1. 2.1.5.1 J20、J22 – IN
        2. 2.1.5.2 J8 – OUT
        3. 2.1.5.3 TP1 – REF
        4. 2.1.5.4 TP2 – PG
        5. 2.1.5.5 TP3 – NR/SS
        6. 2.1.5.6 TP4、TP5、TP6 – GND
      6. 2.1.6 焊接指南
      7. 2.1.7 设备连接
  7. 3硬件设计文件
    1. 3.1 原理图
    2. 3.2 PCB 布局
    3. 3.3 物料清单 (BOM)

TPS7N59

TPS7N59 是一款低噪声 (2.5μVRMS)、超低压降线性稳压器 (LDO),可提供 10A 电流,压降仅为 150mV(独立于输出电压)。该器件的输出电压可通过单个外部电阻进行调节,范围为 0.5V 至 5.2V。TPS7N59 集低噪声、高 PSRR(1MHz 时为 -30dB)和高输出电流能力等特性一体,专为雷达电源、通信和成像应用中的噪声敏感型组件(例如射频放大器、雷达传感器、SERDES 和模拟芯片组)供电而设计。

需要以低输入和低输出 (LILO) 电压运行的数字负载(例如应用特定集成电路 (ASIC)、现场可编程门阵列 (FPGA) 和数字信号处理器 (DSP))还能够从出色精度(在负载、线路和温度范围内可达 1%)、遥感功能、出色的瞬态性能和软启动功能中受益,以提供出色的系统性能。凭借多功能性、高性能和小尺寸设计,该 LDO 成为模数转换器 (ADC)、数模转换器 (DAC) 和成像传感器等高电流模拟负载以及串行器/解串器 (SerDes)、FPGA 和 DSP 等数字负载的理想选择。