ZHCUDI3 November   2025

 

  1.   1
  2.   说明
  3.   开始使用
  4.   特性
  5.   应用
  6.   6
  7. 1评估模块概述
    1. 1.1 简介
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  8. 2硬件
    1. 2.1 连接器、跳线、DIP 开关和测试点说明
      1. 2.1.1 连接器说明
      2. 2.1.2 跳线说明
      3. 2.1.3 DIP 开关说明
      4. 2.1.4 测试点说明
  9. 3易于使用的特性
  10. 4实现结果
    1. 4.1 测试装置和过程
      1. 4.1.1 测试设置
      2. 4.1.2 堆叠 2 个 EVM 的测试设置
      3. 4.1.3 测试程序
      4. 4.1.4 注意事项
  11. 5应用曲线
    1. 5.1 效率
    2. 5.2 稳态波形
    3. 5.3 阶跃负载响应
    4. 5.4 交流环路响应曲线
    5. 5.5 热性能
  12. 6硬件设计文件
    1. 6.1 原理图
    2. 6.2 PCB 板层
    3. 6.3 物料清单
  13. 7其他信息
    1.     商标

跳线说明

表 2-2 跳线说明
连接器引脚说明默认连接
JP11、2UVLO/EN 引脚连接到 VIN 电阻分压器Y
2、3UVLO/EN 引脚连接到 BIAS
JP21、2

用于波特图测量的注入信号输入

Y
JP31、2设置为 FPWM
2、3设置为 DEMY
JP41、2BIAS 引脚连接至 VINY
JP51、2RC 滤波器从 J8 连接到 ATRK/DTRK 引脚。Y
J71、2DLY 引脚
J81.2ATRK/DTRK 引脚的输入。插入 RC 滤波器。
J91SYNCIN 连接到辅助 EVM
3无连接
5UVLO/EN 连接到辅助 EVM
7EN2 连接到辅助 EVM
9PGOOD 连接到辅助 EVM
11ATRK/DTRK 连接到辅助 EVM
13SS 连接到辅助 EVM
15COMP 连接到辅助 EVM
17MODE 连接到辅助 EVM
19ILIM/IMON 连接到辅助 EVM
21SCL 连接到辅助 EVM
23SDA 连接到辅助 EVM
2、4、6、8、10、12、14、16、18、20、22、24GND
J101来自主 EVM 的 SYNCOUT
3无连接
5来自主 EVM 的 UVLO/EN
7来自主 EVM 的 EN2
9来自主 EVM 的 PGOOD
11来自主 EVM 的 ATRK/DTRK
13来自主 EVM 的 SS
15来自主 EVM 的 COMP
17来自主 EVM 的 MODE
19来自主 EVM 的 ILIM/IMON
21SCL 连接到主 EVM
23SDA 连接到主 EVM
2、4、6、8、10、12、14、16、18、20、22、24GND
J1310 引脚插头用于 I2C 操作的连接器