ZHCUD10 March 2025 LM251772
| 参考指示符 | 引脚 | 说明 | 默认连接 |
|---|---|---|---|
| JP1 | 引脚 1 至引脚 2 | Connect 检测电阻前的 VOUT | * |
| 引脚 2 至引脚 3 | Connect 检测电阻后的 VOUT | ||
| JP2 | 引脚 1 至引脚 3 | 使用外部分压器电路时,可用于波特图信号注入 | |
| 引脚 4 至引脚 5 (FB) | 将 FB 连接到 VCC2(如果未组装 R2)以使用内部分压器电路 | ||
| JP3 | 引脚 1 至引脚 2 (VOUT1) | Connect 偏置到 VOUT1(功率级输出) | |
| 引脚 2 至引脚 3 (VIN) | Connect BIAS 至 VIN | ||
| JP4 | 引脚 1 至引脚 2 (GND) | Connect EN/UVLO 至 GND | |
| 引脚 2 至引脚 3 (VIN) | Connect EN/UVLO 至 VIN | ||
| JP5 | 引脚 1 至引脚 2 (GND) | 将 MODE 设置为低电平:PSM 模式 | |
| 引脚 2 至引脚 3 (VCC2) | 将 MODE 设置为高电平:FPWM 模式 | * | |
JP6 | 引脚 1 至引脚 2 (SYNC) | 将 SYNC 设置为 GND | |
JP7 | 引脚 1 至引脚 2 (GND) | 将 ILIMCOMP 连接到 GND | |
| 引脚 2 至引脚 3 (VCC2) | 将 ILIMCOMP 连接到 VCC2 (禁用电流限制器) | ||
开路 | 启用电流限制器功能 | ||
JP8 | 引脚 2 至引脚 3 (CFG2) | 将 CFG2 设置为 GND | |
JP9 | 引脚 1 至引脚 2 (ADDR/AGND) | 设置 I2C 启用地址 0x6A | |
| 引脚 2 至引脚 3 (ADDR/VCC2) | 设置 I2C 启用地址 0x6B | * | |
JP10 | 引脚 2 至引脚 3 (CFG3/SDA) | 将 CFG3/SDA 设置为 GND | |
JP11 | 引脚 1 至引脚 2 (CFG4/SCL) | 将 CFG4/SCL 设置为 GND | |
JP12 | 引脚 1 至引脚 2 (VCC1) | 将 VCC1 连接至接口接头 J7 |