ZHCUCB5 September   2024

 

  1.   1
  2.   说明
  3.   特性
  4.   4
  5. 1评估模块概述
    1. 1.1 引言
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  6. 2硬件
    1. 2.1 电源连接
      1. 2.1.1 双电源供电
      2. 2.1.2 单电源供电
    2. 2.2 输入和输出连接
      1. 2.2.1 偏置模式控制引脚
      2. 2.2.2 IADJ 引脚连接
      3. 2.2.3 可选 VCM 引脚连接
  7. 3硬件设计文件
    1. 3.1 原理图
    2. 3.2 电路板布局布线
    3. 3.3 物料清单
  8. 4其他信息
    1. 4.1 商标
  9. 5相关文档

器件信息

高速线路驱动器 EVM 设置为使用跳线上的逻辑 0 或逻辑 1 电压电平选择偏置模式。这些偏置模式选择 THS6232RHFR 的静态电流。该选项可用于单电源或双电源配置,也可用于针对应用特定负载(π 型衰减器等)修改放大器的输出网络。可以使用电位器对 IADJ 引脚进行微调,也可以使用串联和并联 0Ω 电阻器来使 IADJ 引脚悬空或将该引脚旁路至 GND。THS6232RHFR 采用尺寸为 5mm x 4mm 的 24 引脚 VQFN 封装。有关更多信息,请参阅 THS6232 具有共模缓冲器的 7V 至 40V 差分 HPLC 线路驱动器数据表