ZHCSZC9 December   2025 TLV9041D , TLV9042D

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 单通道器件的热性能信息
    5. 5.5 双通道器件的热性能信息
    6. 5.6 电气特性
    7. 5.7 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 工作电压
      2. 6.3.2 轨到轨输入和输出
      3. 6.3.3 具有宽增益带宽积的解补偿架构
      4. 6.3.4 容性负载和稳定性
      5. 6.3.5 过载恢复
      6. 6.3.6 EMI 抑制
      7. 6.3.7 电过应力
      8. 6.3.8 输入和 ESD 保护
    4. 6.4 器件功能模式
  8. 应用和实施
    1. 7.1 应用信息
    2. 7.2 典型应用
      1. 7.2.1 TLV904xD 低侧电流检测应用
        1. 7.2.1.1 设计要求
        2. 7.2.1.2 详细设计过程
        3. 7.2.1.3 应用曲线
      2. 7.2.2 3V/V 非反相增益
      3. 7.2.3 250kΩ 增益跨阻设计
        1. 7.2.3.1 设计要求
        2. 7.2.3.2 详细设计过程
        3. 7.2.3.3 应用曲线
  9. 电源相关建议
  10. 布局
    1. 9.1 布局指南
    2. 9.2 布局示例
  11. 10器件和文档支持
    1. 10.1 文档支持
      1. 10.1.1 相关文档
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4.     商标
    5. 10.4 静电放电警告
    6. 10.5 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

引脚配置和功能

TLV9041D TLV9042D TLV9041D DBV 封装5 引脚 SOT-23顶视图图 4-1 TLV9041D DBV 封装
5 引脚 SOT-23
顶视图
TLV9041D TLV9042D TLV9041 DCK 封装5 引脚 SC70顶视图图 4-2 TLV9041 DCK 封装
5 引脚 SC70
顶视图
引脚功能:TLV9041D
引脚 I/O 说明
名称 编号
SOT-23 SC70
IN– 4 3 I 反相输入
IN+ 3 1 I 同相输入
OUT 1 4 O 输出
V– 2 2 I 负(低)电源或接地(对于单电源供电)
V+ 5 5 I 正(高)电源
TLV9041D TLV9042D TLV9042D D 和 DGK 封装8 引脚 SOIC 和 VSSOP顶视图图 4-3 TLV9042D D 和 DGK 封装
8 引脚 SOIC 和 VSSOP
顶视图
TLV9041D TLV9042D TLV9042D DSG 封装8 引脚 WSON(带有外露散热焊盘)顶视图
将外露散热焊盘连接至 V–。有关更多信息,请参阅图 4-4
图 4-4 TLV9042D DSG 封装
8 引脚 WSON(带有外露散热焊盘)
顶视图
引脚功能:TLV9042D
引脚 I/O 说明
名称 编号
IN1– 2 I 反相输入,通道 1
IN1+ 3 I 同相输入,通道 1
IN2– 6 I 反相输入,通道 2
IN2+ 5 I 同相输入,通道 2
OUT1 1 O 输出,通道 1
OUT2 7 O 输出,通道 2
V– 4 I 负(低)电源或接地(对于单电源供电)
V+ 8 I 正(高)电源