ZHCSZ92 November   2025 LM51261A-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序要求
    7. 5.7 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1  器件配置(CFG 引脚)
      2. 6.3.2  器件启用/禁用 (UVLO/EN)
      3. 6.3.3  双器件运行
      4. 6.3.4  开关频率和同步 (SYNCIN)
      5. 6.3.5  双随机展频 (DRSS)
      6. 6.3.6  运行模式(BYPASS、DEM、FPWM)
      7. 6.3.7  VCC 稳压器,BIAS(BIAS 引脚、VCC 引脚)
      8. 6.3.8  软启动(SS 引脚)
      9. 6.3.9  VOUT 编程(VOUT、ATRK、DTRK)
      10. 6.3.10 保护功能
        1. 6.3.10.1 VOUT 过压保护 (OVP)
        2. 6.3.10.2 热关断 (TSD)
      11. 6.3.11 故障指示器(nFAULT 引脚)
      12. 6.3.12 斜率补偿(CSP、CSN)
      13. 6.3.13 电流检测设置和开关峰值电流限制(CSP、CSN)
      14. 6.3.14 输入电流限制和监测(ILIM、IMON、DLY)
      15. 6.3.15 最大占空比和最小可控导通时间限制
      16. 6.3.16 信号抗尖峰脉冲概述
      17. 6.3.17 MOSFET 驱动器、集成式自举二极管和断续模式故障保护(LO、HO、HB 引脚)
      18. 6.3.18 I2C 特性
        1. 6.3.18.1 寄存器 VOUT (0x0)
        2. 6.3.18.2 寄存器配置 1 (0x1)
        3. 6.3.18.3 寄存器配置 2 (0x2)
        4. 6.3.18.4 寄存器配置 3 (0x3)
        5. 6.3.18.5 寄存器运行状态 (0x4)
        6. 6.3.18.6 寄存器状态字节 (0x5)
        7. 6.3.18.7 寄存器清除故障 (0x6)
    4. 6.4 器件功能模式
      1. 6.4.1 关断状态
    5. 6.5 编程
      1. 6.5.1 I2C 总线运行
  8. LM51261A-Q1 寄存器
  9. 应用和实施
    1. 8.1 应用信息
      1. 8.1.1 反馈补偿
      2. 8.1.2 三相运行
      3. 8.1.3 非同步应用
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
        1. 8.2.2.1  确定相位总数
        2. 8.2.2.2  确定占空比
        3. 8.2.2.3  定时电阻器 RT
        4. 8.2.2.4  电感器选型 Lm
        5. 8.2.2.5  电流检测电阻器 (RCS)
        6. 8.2.2.6  电流检测滤波器 RCSFP、RCSFN、CCS
        7. 8.2.2.7  低侧电源开关 QL
        8. 8.2.2.8  高侧电源开关 QH
        9. 8.2.2.9  缓冲组件
        10. 8.2.2.10 Vout 编程
        11. 8.2.2.11 输入电流限制 (ILIM/IMON)
        12. 8.2.2.12 UVLO 分频器
        13. 8.2.2.13 软启动
        14. 8.2.2.14 CFG 设置
        15. 8.2.2.15 输出电容器 Cout
        16. 8.2.2.16 输入电容器 Cin
        17. 8.2.2.17 自举电容器
        18. 8.2.2.18 VCC 电容器 CVCC
        19. 8.2.2.19 BIAS 电容器
        20. 8.2.2.20 VOUT 电容器
        21. 8.2.2.21 环路补偿
      3. 8.2.3 应用曲线
        1. 8.2.3.1 效率
        2. 8.2.3.2 稳态波形
        3. 8.2.3.3 阶跃负载响应
        4. 8.2.3.4 交流环路响应曲线
        5. 8.2.3.5 热性能
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

寄存器配置 2 (0x2)

此寄存器可设置当 VOUT 达到过压保护 OVPmax 时的行为、运行模式(DEM 或 FPWM),以及 nFAULT 引脚是否指示过压事件 (OVP)。寄存器还可启用或禁用输入电流限制 (ICL) 保护和展频 (DRSS)。UVLO 位会覆盖 UVLO 功能,并且器件的行为就好像已超过 UVLO 上升阈值,从而启动软启动一样。

OVP_MAX_LATCH: 在触发 OVPmax 时,可选择器件是否使用内置 1V 磁滞并在断续模式下运行 [0b0],或者器件是否进入故障状态并保持锁存 [0b1]。
OPERATION_MODE: 选择是否通过 MODE 引脚 [0b00] 设置运行模式,或者是否覆盖 MODE 引脚并设置 DEM 模式 [0b01] 或 FPWM 模式 [0b10 或 0b11]。
NFAULT_OVP: 选择 nFAULT 引脚是否也对过压 (OVP) 做出反应。启用 [0b1] 后,当 VOUT 高于 OVP(过压保护)阈值或低于 UV(欠压)阈值时,nFAULT 引脚会被拉至低电平。禁用 [0b0] 后,仅当 VOUT 低于 UV(欠压)阈值时,nFAULT 引脚才会被拉至低电平。
ICL_LATCH: 当启用 ICL_latch [0b1] 且电流超出峰值电流限制 20% 时,器件会进入故障状态(关闭并锁存)。如果禁用 ICL_latch [0b0],则器件将保持活动状态,并尝试将电感器电流限制在峰值电流限制状态。
SPREAD_SPECTRUM 选择是否启用双随机展频 (DRSS) [0b1] 或禁用时钟抖动 [0b0]。
UVLO 选择覆盖 UVLO 功能 [0b1] 时,器件的行为就像 UVLO/EN 高于 UVLO 上升阈值一样。当该位设置回 [0b0] 时,可再次禁用/启用 UVLO 功能,从而将控制权交还给 UVLO/EN 引脚。