ZHCSY90 May   2025 TPS7H6101-SEP

ADVANCE INFORMATION  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件选项表
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 开关特性
    7. 6.7 典型特性
  8. 参数测量信息
    1. 7.1 时序测量
    2. 7.2 死区时间测量信息
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1  栅极驱动器输入电压
      2. 8.3.2  线性稳压器运行
      3. 8.3.3  自举运行
        1. 8.3.3.1 自举充电方法
        2. 8.3.3.2 自举电容器
        3. 8.3.3.3 自举二极管
        4. 8.3.3.4 自举电阻
      4. 8.3.4  高侧驱动器启动
      5. 8.3.5  PWM_LI 和 EN_HI
      6. 8.3.6  死区时间
      7. 8.3.7  输入互锁保护
      8. 8.3.8  欠压锁定和电源正常 (PGOOD)
      9. 8.3.9  SW 负电压瞬变
      10. 8.3.10 电平转换器
    4. 8.4 器件功能模式
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计要求
      2. 9.2.2 详细设计过程
        1. 9.2.2.1 自举电容器和旁路电容器
        2. 9.2.2.2 自举二极管
      3. 9.2.3 应用结果
    3. 9.3 电源相关建议
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 文档支持
      1. 10.1.1 相关文档
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息
    1. 12.1 卷带包装信息

欠压锁定和电源正常 (PGOOD)

TPS7H6101 的 BP5L、BP7L、BP5H、BOOT 和 VIN 上有欠压锁定 (UVLO)。当任何低侧线性稳压器或 VIN 上的输出电压低于 UVLO 阈值(BP5L 线性稳压器的 4.05V,BP7L 线性稳压器的 6.25V,VIN 的 8V)时,PWM 输入会被忽略,以防止 GaN FET 局部导通。在这种情况下,UVLO 主动将低侧栅极和高侧栅极拉低。当低侧稳压器和 VIN 均高于相应的 UVLO 阈值,但触发了其中一个高侧 UVLO(BP5H 的 4.05V 和/或 BOOT 的 6.4V)时,只会把高侧栅极拉至低电平。

栅极驱动器还有一个电源正常 (PGOOD) 引脚,可指示任何低侧线性稳压器何时进入欠压锁定状态。当所有低侧稳压器和 VIN 均超过各自的上升 UVLO 阈值时,该引脚进入逻辑高电平状态。如果其中任何一个线性稳压器或 VIN 降至相应的下降 UVLO 阈值以下,则该引脚会变为或保持逻辑低电平。当 PGOOD 引脚处于逻辑高电平状态时,该引脚有一个 1MΩ 的内部下拉电阻。建议在 PGOOD 到 BP5L 之间连接一个 10kΩ 上拉电阻。