ZHCSY29 April   2025 TCAL9539R

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序要求
    7. 5.7 I2C 总线时序要求
    8. 5.8 开关特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 I/O 端口
      2. 7.3.2 可调输出驱动强度
      3. 7.3.3 中断输出 (INT)
      4. 7.3.4 复位输入 (RESET)
      5. 7.3.5 软件复位广播
    4. 7.4 器件功能模式
      1. 7.4.1 上电复位
    5. 7.5 编程
      1. 7.5.1 I2C 接口
    6. 7.6 寄存器映射
      1. 7.6.1 器件地址
      2. 7.6.2 控制寄存器和命令字节
      3. 7.6.3 寄存器说明
      4. 7.6.4 总线事务
        1. 7.6.4.1 写入
        2. 7.6.4.2 读取
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
        1. 8.2.2.1 当 I/O 控制 LED 时更大程度减小 ICC
      3. 8.2.3 应用曲线
    3. 8.3 电源相关建议
      1. 8.3.1 上电复位要求
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 接收文档更新通知
    2. 9.2 支持资源
    3. 9.3 商标
    4. 9.4 静电放电警告
    5. 9.5 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

概述

TCAL9539R 数字内核由 8 位数据寄存器组成,允许用户配置 I/O 端口特性。在上电或复位后,I/O 被配置为输入。但是,系统控制器可以通过写入配置寄存器将 I/O 配置为输入或输出。每个输入或输出的数据都保存在相应的输入端口或输出端口寄存器中。输入端口寄存器的极性可由极性反转寄存器转换。所有寄存器都可由系统控制器读取。此外,TCAL9539R 还具有专门用于增强 I/O 端口的敏捷 I/O 功能。敏捷 I/O 特性和寄存器包括可编程输出驱动强度、可编程上拉和下拉电阻器、可锁存输入、可屏蔽中断、中断状态寄存器,以及可编程开漏或推挽输出。这些配置寄存器通过增加灵活性并允许用户优化功耗、速度和 EMI 的设计来改善 I/O。

该器件的其他功能包括每当输入端口改变状态时,都会在 INT 引脚上生成中断。通过发出软件复位命令,或通过循环对器件供电并导致上电复位,可以将器件复位为默认状态。硬件可选地址引脚允许多个 TCAL9539R 器件连接到同一 I2C 总线。在发生超时或其他不当操作时,系统控制器可以通过将 RESET 输入引脚置为低电平来重新初始化 I2C/SMBus 状态机,无需将粘滞寄存器复位为默认值。

当任何输入状态与其对应的输入端口寄存器状态不同时,TCAL9539R 开漏中断 (INT) 输出会被激活,并用于向系统控制器指示输入状态已更改。INT 引脚可以连接到处理器的中断输入。通过在这条线路上发送一个中断信号,该器件可通知处理器在远程 I/O 端口上是否存在输入数据,而无须通过 I2C 总线进行通信。因此,该器件还可作为简单的目标器件。

在发生超时或其他不当操作时,系统控制器可以通过将 RESET 输入引脚置为低电平来重新初始化 I2C/SMBus 状态机,无需将粘滞寄存器复位为默认值。

两个硬件引脚(A0 和 A1)可用于编程和改变固定的 I2C 地址,并允许多个器件共享同一个 I2C 总线或 SMBus。