ZHCSXQ5H June   1998  – January 2025 SN54AHCT123A , SN74AHCT123A

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 说明
  4. 引脚配置和功能
  5. 规格
    1. 4.1 绝对最大额定值
    2. 4.2 ESD 等级
    3. 4.3 建议运行条件
    4. 4.4 热性能信息
    5. 4.5 电气特性
    6. 4.6 时序要求
    7. 4.7 开关特性
    8. 4.8 工作特性
    9. 4.9 输入/输出时序图
  6. 参数测量信息
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 CMOS 施密特触发输入
      2. 6.3.2 TTL 兼容型 CMOS 输入
    4. 6.4 器件功能模式
  8. 应用和实施
    1. 7.1 应用信息
      1. 7.1.1 使用注意事项
      2. 7.1.2 断电注意事项
      3. 7.1.3 输出脉冲持续时间
      4. 7.1.4 重触发数据
    2. 7.2 电源相关建议
    3. 7.3 布局
      1. 7.3.1 布局指南
      2. 7.3.2 布局示例
  9. 器件和文档支持
    1. 8.1 文档支持
      1. 8.1.1 相关文档
    2. 8.2 接收文档更新通知
    3. 8.3 支持资源
    4. 8.4 商标
    5. 8.5 静电放电警告
    6. 8.6 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息

概述

脉冲触发在特定的电压电平发生,与输入脉冲的转换时间没有直接关系。输入端 A、B 以及 CLR 上的施密特触发具有充足的迟滞,能够在输出端无抖动触发的情况下处理低输入转换率。

触发后,能够通过重触发门式低电平有效(A)或高电平有效(B)输入,延长基本脉冲持续时间。将 CLR 设置为低电平可缩短脉冲持续时间。CLR 输入可用于覆盖输入端 A 或 B。输入/输出时序图展示了通过重新触发输入和提前清除操作来控制脉冲的过程。

对于给定的外部定时元件,不同器件的输出脉冲持续时间的差异通常小于 ±0.5%。适用于 AHCT123A 的这一布局示例如 图 7-9所示。输出脉冲持续时间随电源电压与温度的变化情况如 图 7-5所示。

上电期间,Q 输出处于低电平状态,但 Q 输出处于高电平状态。输出无毛刺脉冲,无需施加复位脉冲。

如需获取有关多谐振荡器的更多应用信息,可参阅应用报告《利用 SN74AHC123A 与 SN74AHCT123A 进行设计》(文献编号:SCLA014)。