ZHCSXP7A January 2003 – December 2024 CD54AC109 , CD74AC109
PRODUCTION DATA
预设 (PRE) 或清零 (CLR) 输入端的低电平会设置或复位输出,不受其他输入端的电平的影响。当 PRE 和 CLR 处于非有效状态(高电平)时,满足设置时间要求的 J 和 K 输入端数据将在时钟 (CLK) 脉冲的正向边沿传输到输出端。时钟触发出现在一个特定电压电平上,并且不与时钟脉冲的上升时间直接相关。经过保持时间间隔后,可以更改 J 和 K 输入端的数据而不影响输出端的电平。这些多功能触发器通过将 K 接地并将 J 连接到高电平来作为切换触发器运行。如果将 J 和 K 连接到一起,也能作为 D 型触发器运行。