ZHCSXK0B March 2022 – May 2025 TPS388R0-Q1
PRODUCTION DATA
使用 I2C RESET 延时时间寄存器时,NRST 引脚具有可编程复位延时时间,该时间可以在 0.2ms 至 200ms 范围内调节。NRST 是开漏输出,需要一个外部 1kΩ 至 100kΩ 上拉电阻器。当器件上电且 POR 完成时,NRST 将置为低电平有效,直到 BIST 完成。在 BIST 之后,NRST 保持高电平(未置为有效),直到其由可映射的故障条件触发。如果 NRST 引脚拉至意外状态,则 NRST_MISMATCH 故障将置为有效。例如,如果 NRST 引脚处于高阻抗状态(逻辑高电平)并从外部拉至低电平,则 NRST_MISMATCH 故障将置为有效。在 NRST 切换期间,NRST 不匹配在 2µs 后激活,NRST 必须高于 0.6*VDD 才能被视为逻辑高电平状态。
NRST 可以使用 FC_LF[n] 寄存器映射到 OVHF 和 UVHF 故障。如果受监控电压降至或升至超出编程的 OVHF 和 UVHF 阈值,则 NRST 将置为有效,将 NRST 引脚驱动为低电平。当受监控电压返回到有效窗口时,将启用一个复位延迟电路,使 NRST 在指定的复位延迟时间 (tD) 内保持低电平。
tD 周期由 TI_CONTROL 寄存器中的 RST_DLY[2:0] 值决定。当复位延迟过后,NRST 引脚进入高阻抗状态,并使用上拉电阻器将 NRST 保持在高电平。上拉电阻器必须连接到适当的电压轨,以便在正确的接口电压下连接其他器件。为了保持适当的电压电平,在选择上拉电阻值时要认真考虑。上拉电阻值由输出逻辑低电压 (VOL)、容性负载和漏电流决定。