• Menu
  • Product
  • Email
  • PDF
  • Order now
  • ADC3568、ADC3569 单通道 16 位 250MSPS 和 500MSPS 模数转换器 (ADC)

    • ZHCSXJ6A December   2024  – January 2025 ADC3568 , ADC3569

      PRODUCTION DATA  

  • CONTENTS
  • SEARCH
  • ADC3568、ADC3569 单通道 16 位 250MSPS 和 500MSPS 模数转换器 (ADC)
  1.   1
  2. 1 特性
  3. 2 应用
  4. 3 说明
  5. 4 器件比较
  6. 5 引脚配置和功能
  7. 6 规格
    1. 6.1  绝对最大额定值
    2. 6.2  ESD 等级
    3. 6.3  建议运行条件
    4. 6.4  热性能信息
    5. 6.5  电气特性 - 功耗
    6. 6.6  电气特性 - 直流规格
    7. 6.7  电气特性 - 交流规格 (ADC3568 - 250MSPS)
    8. 6.8  电气特性 - 交流规格 (ADC3569 - 500MSPS)
    9. 6.9  时序要求
    10. 6.10 典型特性,ADC3568
    11. 6.11 典型特性,ADC3569
  8. 7 参数测量信息
  9. 8 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 模拟输入
        1. 8.3.1.1 奈奎斯特区域选择
        2. 8.3.1.2 模拟前端设计
      2. 8.3.2 采样时钟
      3. 8.3.3 多芯片同步
        1. 8.3.3.1 SYSREF 监测器
      4. 8.3.4 时间戳
      5. 8.3.5 超范围
      6. 8.3.6 外部电压基准
      7. 8.3.7 数字增益
      8. 8.3.8 抽取滤波器
        1. 8.3.8.1 不同的抽取率
        2. 8.3.8.2 抽取滤波器响应
        3. 8.3.8.3 抽取滤波器配置
        4. 8.3.8.4 数控振荡器 (NCO)
      9. 8.3.9 数字接口
        1. 8.3.9.1 并行 LVDS (SDR) - 默认
        2. 8.3.9.2 并行 LVDS (DDR)
        3. 8.3.9.3 具有抽取功能的 SLVDS
          1. 8.3.9.3.1 SLVDS - 状态位插入
        4. 8.3.9.4 输出数据格式
        5. 8.3.9.5 32 位输出分辨率
        6. 8.3.9.6 输出扰频器
        7. 8.3.9.7 输出 MUX
        8. 8.3.9.8 测试图形
    4. 8.4 器件功能模式
      1. 8.4.1 低延迟模式
      2. 8.4.2 断电模式
    5. 8.5 编程
      1. 8.5.1 GPIO 编程
      2. 8.5.2 寄存器写入
      3. 8.5.3 寄存器读取
      4. 8.5.4 器件编程
      5. 8.5.5 寄存器映射
      6. 8.5.6 寄存器详细说明
  10. 9 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 宽带频谱分析仪
      2. 9.2.2 设计要求
        1. 9.2.2.1 输入信号路径
        2. 9.2.2.2 时钟
      3. 9.2.3 详细设计过程
        1. 9.2.3.1 采样时钟
      4. 9.2.4 应用性能曲线图
      5. 9.2.5 初始化设置
    3. 9.3 电源相关建议
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 文档支持
      1. 10.1.1 第三方产品免责声明
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息
  14. 重要声明
search No matches found.
  • Full reading width
    • Full reading width
    • Comfortable reading width
    • Expanded reading width
  • Card for each section
  • Card with all content

 

Data Sheet

ADC3568、ADC3569 单通道 16 位 250MSPS 和 500MSPS 模数转换器 (ADC)

本资源的原文使用英文撰写。 为方便起见,TI 提供了译文;由于翻译过程中可能使用了自动化工具,TI 不保证译文的准确性。 为确认准确性,请务必访问 ti.com 参考最新的英文版本(控制文档)。

下载最新的英语版本

1 特性

  • 16 位、单通道 250MSPS 和 500MSPS ADC
  • 噪声频谱密度:-160.4dBFS/Hz
  • 热噪声:76.4dBFS
  • 单核(非交错)ADC 架构
  • 功耗:
    • 435mW (500MSPS)
    • 369mW (250MSPS)
  • 孔径抖动:75fs
  • 经缓冲的模拟输入
    • 可编程 100Ω 和 200Ω 端接
  • 满量程输入:2VPP
  • 全功率输入带宽 (-3dB):1.4GHz
  • 频谱性能(fIN = 70MHz,-1dBFS):
    • SNR:75.6dBFS
    • SFDR HD2,3:80dBc
    • SFDR 最严重毛刺:94dBFS
  • INL:±2LSB(典型值)
  • DNL:±0.5LSB(典型值)
  • 数字下变频器 (DDC)
    • 最多四个独立的 DDC
    • 复数和实数抽取
    • 抽取率:/2、/4 至 /32768 抽取
    • 48 位 NCO 相位相干跳频
  • 并行/串行 LVDS 接口
    • 用于 DDC 旁路的 16 位并行 SDR、DDR LVDS
    • 用于抽取的串行 LVDS
    • 用于高抽取率的 32 位输出选项

2 应用

  • 软件定义无线电
  • 频谱分析仪
  • 雷达
  • 光谱分析
  • 功率放大器线性化
  • 通信基础设施

3 说明

ADC3568 和 ADC3569 (ADC356x) 是 16 位 250MSPS 和 500MSPS 单通道模数转换器 (ADC)。这些器件旨在实现高信噪比 (SNR),并提供了 −160dBFS/Hz (500MSPS) 的噪声频谱密度。

500MSPS 时,高能效 ADC 架构的功耗为 435mW,并以较低的采样率提供功率调节(250MSPS 时功耗为 369mW)。

ADC356x 包括一个可选的四频带数字下变频器 (DDC),支持 /2 宽频带抽取至 /32768 窄频带抽取。DDC 使用 48 位 NCO,该 NCO 支持相位相干和相位连续跳频。

ADC356x 配备了灵活的 LVDS 接口。在抽取旁路模式下,该器件使用并行 SDR 或 DDR LVDS 接口。使用抽取时,输出数据使用串行 LVDS 接口进行传输,从而减少抽取增加时所需的通道数。对于高抽取率,输出分辨率可提高至 32 位。

器件信息
器件型号封装(1)最大采样率
ADC356964 QFN500MSPS
ADC356864 QFN250MSPS
(1) 有关更多信息,请参阅 节 12。


ADC3568 ADC3569 方框图方框图

4 器件比较

表 4-1 器件比较表
器件型号 最大采样率 分辨率 通道数量
ADC3669 500MSPS 16 位 2
ADC3668 250MSPS 16 位 2
ADC3569 500MSPS 16 位 1
ADC3568 250MSPS 16 位 1
ADC3649 500MSPS 14 位 2
ADC3648 250MSPS 14 位 2
ADC3549 500MSPS 14 位 1
ADC3548 250MSPS 14 位 1

5 引脚配置和功能

图 5-1 RTD 封装、64 引脚 VQFNP
(顶视图)
表 5-1 引脚功能
引脚类型(1)说明
名称编号
AGND16、33I模拟地,0V
AINM19I通道 A 差分信号输入,负连接。差分输入具有可编程的内部端接(100Ω 或 200Ω)并且自偏置。
AINP18I通道 A 差分信号输入,正连接。
AVDD1215、22、34I模拟 1.2V 电源
AVDD1817、20、29、32I模拟 1.8V 电源
CLKGND23、26I时钟地,0V
CLKP24I器件采样时钟差分输入。为了获得出色的交流性能,建议使用交流耦合和外部端接时钟信号。差分输入自偏置至输入共模电压 (0.75V)。
CLKM25I
DCLKP55O差分 LVDS 数据位时钟输出。
DCLKM56O
DGND1、48、57I数字地,0V
DOUT0/FCLKM37O差分 LVDS 数据位输出通道 0。在抽取模式下,该引脚转换为差分 SLVDS 帧时钟输出,以替代 LSB。
DOUT0/FCLKP38O
DOUT1M39O差分 LVDS 数据位输出通道 1。可在不使用时保持悬空并通过 SPI 断电。
DOUT1P40O
DOUT2M41O差分 LVDS 数据位输出通道 2。可在不使用时保持悬空并通过 SPI 断电。
DOUT2P42O
DOUT3M43O差分 LVDS 数据位输出通道 3。可在不使用时保持悬空并通过 SPI 断电。
DOUT3P44O
DOUT4M45O差分 LVDS 数据位输出通道 4。可在不使用时保持悬空并通过 SPI 断电。
DOUT4P46O
DOUT5P49O差分 LVDS 数据位输出通道 5。可在不使用时保持悬空并通过 SPI 断电。
DOUT5M50O
DOUT6P51O差分 LVDS 数据位输出通道 6。可在不使用时保持悬空并通过 SPI 断电。
DOUT6M52O
DOUT7P53O差分 LVDS 数据位输出通道 7。可在不使用时保持悬空并通过 SPI 断电。
DOUT7M54O
DOUT8M59O差分 LVDS 数据位输出通道 8。可在不使用时保持悬空并通过 SPI 断电。
DOUT8P60O
DOUT9M61O差分 LVDS 数据位输出通道 9。可在不使用时保持悬空并通过 SPI 断电。
DOUT9P62O
DOUT10M63O差分 LVDS 数据位输出通道 10。可在不使用时保持悬空并通过 SPI 断电。
DOUT10P64O
DOUT11P3O差分 LVDS 数据位输出通道 11。可在不使用时保持悬空并通过 SPI 断电。
DOUT11M4O
DOUT12P5O差分 LVDS 数据位输出通道 12。可在不使用时保持悬空并通过 SPI 断电。
DOUT12M6O
DOUT13P7O差分 LVDS 数据位输出通道 13。可在不使用时保持悬空并通过 SPI 断电。
DOUT13M8O
DOUT14P9O差分 LVDS 数据位输出通道 14。可在不使用时保持悬空并通过 SPI 断电。
DOUT14M10O
DOUT15P11O差分 LVDS 数据位输出通道 15。可在不使用时保持悬空并通过 SPI 断电。
DOUT15M12O
DVDD122、47I数字 1.2V 电源
DVDD1858I数字 1.8V 电源
GPIO027I/O同步或控制输入或状态输出。可在不使用时保持悬空。
GPIO128I/O控制输入或状态输出或外部电压基准 (1.2V)。可在不使用时保持悬空。
NC 30.31 - 不连接
复位35I硬件复位。高电平有效。该引脚具有内部 21kΩ 下拉电阻器至 DGND。
SCLK13I用于串行接口编程的串行接口时钟。该引脚具有内部 21kΩ 下拉电阻器至 DGND。
SDIO36I/O串行接口数据输入/输出。该引脚具有内部 21kΩ 下拉电阻器至 DGND。
SEN14I串行接口芯片选择。该引脚具有内部 21kΩ 下拉电阻器至 DVDD18。
VCM21O共模电压输出 (1.4V)
(1) I = 输入,O = 输出,I/O = 输入或输出,G = 接地,P = 电源。

6 规格

6.1 绝对最大额定值

在自然通风条件下的工作温度范围内测得(除非另有说明)(1)
参数 测试条件 最小值 最大值 单位
电源电压范围,AVDD18 -0.3 2.1 V
电源电压范围,AVDD12 -0.3 1.4 V
电源电压范围,DVDD18 -0.3 2.1 V
电源电压范围,DVDD12 -0.3 1.4 V
施加到输入引脚的电压 AINP/M -0.3 2.1 V
CLKP/M -0.3 1.4 V
GPIO0/1、RESET、SCLK、SEN、SDIO -0.3 DVDD18 + 0.2 V
峰值射频输入功率 (AINP/M) 差分 100Ω 端接 10 dBm
结温,TJ 125 ℃
贮存温度,Tstg -65 150
(1) 应力超出绝对最大额定值 下面列出的值可能会对器件造成永久损坏。这些列出的值仅仅是应力等级,这并不表示器件在这些条件下以及在建议运行条件 以外的任何其他条件下能够正常运行。长时间处于绝对最大额定条件下可能会影响器件的可靠性。

6.2 ESD 等级

值 单位
V(ESD) 静电放电 人体放电模型 (HBM),符合 ANSI/ESDA/JEDEC JS-001 标准(1) 1500 V
充电器件模型 (CDM),符合 ANSI/ESDA/JEDEC JS-002 标准(2) 750
(1) JEDEC 文档 JEP155 指出:500V HBM 时能够在标准 ESD 控制流程下安全生产。
(2) JEDEC 文档 JEP157 指出:250V CDM 时能够在标准 ESD 控制流程下安全生产。

 

Texas Instruments

© Copyright 1995-2025 Texas Instruments Incorporated. All rights reserved.
Submit documentation feedback | IMPORTANT NOTICE | Trademarks | Privacy policy | Cookie policy | Terms of use | Terms of sale