ZHCSXJ5A September   2024  – November 2024 LMK1D2102L , LMK1D2104L , LMK1D2106L

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 典型特性
  8. 参数测量信息
    1. 7.1 差分电压测量术语
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 输出共模
      2. 8.3.2 失效防护输入
    4. 8.4 器件功能模式
      1. 8.4.1 输出启用/禁用和振幅选择
      2. 8.4.2 LVDS 输出端接
      3. 8.4.3 输入端接
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计要求
      2. 9.2.2 详细设计过程
      3. 9.2.3 应用曲线
    3. 9.3 电源相关建议
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 文档支持
      1. 10.1.1 相关文档
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息
    1. 12.1 Tape and Reel Information

参数测量信息

LMK1D2102L LMK1D2104L LMK1D2106L LMK1D2108L 器件测试期间的 LVDS 输出直流配置图 7-1 器件测试期间的 LVDS 输出直流配置
LMK1D2102L LMK1D2104L LMK1D2106L LMK1D2108L 器件测试期间的 LVDS 输出交流配置图 7-2 器件测试期间的 LVDS 输出交流配置
LMK1D2102L LMK1D2104L LMK1D2106L LMK1D2108L 器件测试期间直流耦合的 LVCMOS 输入图 7-3 器件测试期间直流耦合的 LVCMOS 输入
LMK1D2102L LMK1D2104L LMK1D2106L LMK1D2108L 输出电压和上升/下降时间图 7-4 输出电压和上升/下降时间
LMK1D2102L LMK1D2104L LMK1D2106L LMK1D2108L 输出偏移和器件间延迟
输出偏移为以下两者中的较大者:最快和最慢 tPLHn 之间的差值或最快和最慢 tPHLn 之间的差值(n = 0、1、2、...、N)
器件间延迟为以下两者中的较大者:多个器件上最快和最慢 tPLHn 之间的差值或最快和最慢 tPHLn 之间的差值(n = 0、1、2、...、N)
图 7-5 输出偏移和器件间延迟
LMK1D2102L LMK1D2104L LMK1D2106L LMK1D2108L 输出过冲和下冲图 7-6 输出过冲和下冲
LMK1D2102L LMK1D2104L LMK1D2106L LMK1D2108L 输出交流共模图 7-7 输出交流共模