为了提高工程的可靠性和可行性,建议遵循以下 PCB 布局指南。
- 更大限度地减小 VS 节点上的杂散电容。将电压检测电阻器(节 7.2 和节 7.5.2 中的 RS1 和 RS2)放置在靠近 VS 引脚的位置。请勿将引线或平面放置在 VS 网下方。
- TI 建议将 HV 输入连接到非开关高电压源,而不是 MOSFET 漏极,以避免向器件注入高频容性电流脉冲。
- 适当地排列元件,以更大限度地减小开关电流的环路区域。这些区域包括变压器初级绕组电流环路、MOSFET 栅极驱动环路、初级缓冲器环路、辅助绕组环路和次级输出电流环路等环路。