ZHCSX57A September 2024 – January 2025 TSD5402-Q1
PRODUCTION DATA
| 最小值 | 标称值 | 最大值 | 单位 | |||
|---|---|---|---|---|---|---|
| V(PVDD_OP) | 相对于 GND 的电源电压范围。包括交流瞬变,需要适当的去耦。(3) | 4Ω ±20% 负载(或更高) | 4.5 | 14.4 | 18 | V |
| 2Ω ±20% 负载 | 5 | 14.4 | 18 | |||
| V(PVDD_RIPPLE) | PVDD 上的最大纹波 | V(PVDD) < 8V | 1 | Vpp | ||
| V(HI-Z) | 相对于 GND 的 HI-Z 引脚电压范围 | -0.3 | 3.3 | 5.5 | V | |
| V(AIN)(1) | 模拟输入信号电平 | 交流耦合输入电压 | 0 | 0.25–1(2) | Vrms | |
| V(IH_STANDBY) | 逻辑高电平的 HI-Z 和 STANDBY 引脚输入电压 | 2 | V | |||
| V(IL_STANDBY) | 逻辑低电平的 HI-Z 和 STANDBY 引脚输入电压 | 0.7 | V | |||
| V(IH_SCL) | 逻辑高电平的 SCL 引脚输入电压 | R(PU_I2C)= 4.7kΩ 上拉,电源电压 = 3.3V 或 5V | 2.1 | V | ||
| V(IH_SDA) | 逻辑高电平的 SDA 引脚输入电压 | R(PU_I2C)= 4.7kΩ 上拉,电源电压 = 3.3V 或 5V | 2.1 | V | ||
| V(IL_SCL) | 逻辑低电平的 SCL 引脚输入电压 | R(PU_I2C)= 4.7kΩ 上拉,电源电压 = 3.3V 或 5V | 1.1 | V | ||
| V(IL_SDA) | 逻辑低电平的 SDA 引脚输入电压 | R(PU_I2C)= 4.7kΩ 上拉,电源电压 = 3.3V 或 5V | 1.1 | V | ||
| TA | 环境温度 | -40 | 125 | °C | ||
| R(L) | 标称负载阻抗 | 在使用低阻抗负载时,不要超过过流限值。 | 2 | 4 | 60 | Ω |
| V(PU) | 上拉电压电源(用于开漏逻辑输出) | 在正常运行期间,V(PU) 必须小于 (V(PVDD) - 1V)。 | 3 | 3.3 | 5.5 | V |
| R(PU_EXT) | 开漏逻辑输出上的外部上拉电阻 | 开漏逻辑输出和 V(PU) 电源之间连接的电阻器。 | 10 | 50 | kΩ | |
| R(PU_I2C) | SDA 和 SCL 引脚上的 I2C 上拉电阻 | 1 | 4.7 | 10 | kΩ | |
| C(PVDD) | PVDD 引脚上的外部电容器,典型值 ±20%(3) | 10 | μF | |||
| C(BYP) | BYP 引脚上的外部电容器,典型值 ±10% | 1 | μF | |||
| C(OUT) | OUT_X 引脚上连接到 GND 的外部电容 | 4 | μF | |||
| C(IN) | 与输入信号串联连接到模拟输入引脚的外部电容 | 1 | μF | |||
| C(BSTN)、C(BSTP) | 外部自举电容器,典型值 ±20% | 220 | nF | |||