ZHCSN29A July   2021  – December 2021 TCA9536

PRODUCTION DATA  

  1. 特性
  2. 应用
  3. 说明
  4. 修订历史记录
  5. 引脚配置和功能
  6. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 时序要求
    7. 6.7 I2C 总线时序要求
    8. 6.8 开关特性
    9. 6.9 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 I/O 端口
      2. 8.3.2 P3 或中断 (INT) 输出
      3. 8.3.3 上拉禁用功能
    4. 8.4 器件功能模式
      1. 8.4.1 上电复位
      2. 8.4.2 加电
    5. 8.5 编程
      1. 8.5.1 I2C 接口
        1. 8.5.1.1 写入
        2. 8.5.1.2 读取
      2. 8.5.2 软件复位广播
    6. 8.6 寄存器映射
      1. 8.6.1 器件地址
      2. 8.6.2 控制寄存器和命令字节
      3. 8.6.3 寄存器说明
  9. 应用信息免责声明
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计要求
        1. 9.2.1.1 当 I/O 控制 LED 时更大程度减小 ICC
      2. 9.2.2 详细设计过程
      3. 9.2.3 应用曲线
  10. 10电源相关建议
    1. 10.1 上电复位
  11. 11布局
    1. 11.1 布局指南
    2. 11.2 布局示例
  12. 12器件和文档支持
    1. 12.1 文档支持
      1. 12.1.1 相关文档
    2. 12.2 接收文档更新通知
    3. 12.3 支持资源
    4. 12.4 商标
    5. 12.5 Electrostatic Discharge Caution
    6. 12.6 术语表
  13. 13机械、封装和可订购信息

I2C 总线时序要求

在自然通风条件下的工作温度范围内测得(除非另有说明)
最小值 最大值 单位
I2C 总线 - 标准模式
fscl I2C 时钟频率 0 100 kHz
tsch I2C 时钟高电平时间 4 µs
tscl I2C 时钟低电平时间 4.7 µs
tsp I2C 尖峰时间 50 ns
tsds I2C 串行数据设置时间 250 ns
tsdh I2C 串行数据保持时间 0 ns
ticr I2C 输入上升时间 1000 ns
ticf I2C 输入下降时间 300 ns
tocf I2C 输出下降时间 10pF 至 400pF 总线 300 ns
tbuf 停止和启动之间的 I2C 总线空闲时间 4.7 µs
tsts I2C 启动或重复启动条件设置 4.7 µs
tsth I2C 启动或重复启动条件保持 4 µs
tsps I2C 停止条件设置 4 µs
tvd(data) 有效数据时间 SCL 低电平到 SDA 输出有效 3.45 µs
tvd(ack) ACK 条件的有效数据时间 从 SCL 低电平到 SDA(输出)低电平的 ACK 信号 3.45 µs
Cb I2C 总线容性负载 400 pF
I2C 总线 - 快速模式
fscl I2C 时钟频率 0 400 kHz
tsch I2C 时钟高电平时间 0.6 µs
tscl I2C 时钟低电平时间 1.3 µs
tsp I2C 尖峰时间 50 ns
tsds I2C 串行数据设置时间 100 ns
tsdh I2C 串行数据保持时间 0 ns
ticr I2C 输入上升时间 20 300 ns
ticf I2C 输入下降时间 20 × (VCC/5.5V) 300 ns
tocf I2C 输出下降时间 10pF 至 400pF 总线 20 × (VCC/5.5V) 300 ns
tbuf 停止和启动之间的 I2C 总线空闲时间 1.3 µs
tsts I2C 启动或重复启动条件设置 0.6 µs
tsth I2C 启动或重复启动条件保持 0.6 µs
tsps I2C 停止条件设置 0.6 µs
tvd(data) 有效数据时间 SCL 低电平到 SDA 输出有效 0.9 µs
tvd(ack) ACK 条件的有效数据时间 从 SCL 低电平到 SDA(输出)低电平的 ACK 信号 0.9 µs
Cb I2C 总线容性负载 400 pF
I2C 总线 - 快速模式 +
fscl I2C 时钟频率 0 1000 kHz
tsch I2C 时钟高电平时间 0.26 µs
tscl I2C 时钟低电平时间 0.5 µs
tsp I2C 尖峰时间 50 ns
tsds I2C 串行数据设置时间 50 ns
tsdh I2C 串行数据保持时间 0 ns
ticr I2C 输入上升时间 120 ns
ticf I2C 输入下降时间 20 × (VCC/5.5V) 120 ns
tocf I2C 输出下降时间 10pF 至 550pF 总线 20 × (VCC/5.5V) 120 ns
tbuf 停止和启动之间的 I2C 总线空闲时间 0.5 µs
tsts I2C 启动或重复启动条件设置 0.26 µs
tsth I2C 启动或重复启动条件保持 0.26 µs
tsps I2C 停止条件设置 0.26 µs
tvd(data) 有效数据时间 SCL 低电平到 SDA 输出有效 0.45 µs
tvd(ack) ACK 条件的有效数据时间 从 SCL 低电平到 SDA(输出)低电平的 ACK 信号 0.45 µs
Cb I2C 总线容性负载 550 pF