ZHCSK03K August   1983  – January 2026 TLC555 , TLC555M

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性:TLC555C 的 VDD = 2V,TLC555I 的 VDD = 3V
    6. 5.6 电气特性:VDD = 5V
    7. 5.7 电气特性:VDD = 15V
    8. 5.8 计时特点
    9. 5.9 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 单稳态工作模式
      2. 6.3.2 非稳态工作模式
      3. 6.3.3 分频器
    4. 6.4 器件功能模式
  8. 应用和实施
    1. 7.1 应用信息
    2. 7.2 典型应用
      1. 7.2.1 漏脉冲检测器
        1. 7.2.1.1 设计要求
        2. 7.2.1.2 详细设计过程
        3. 7.2.1.3 应用曲线
      2. 7.2.2 脉宽调制
        1. 7.2.2.1 设计要求
        2. 7.2.2.2 详细设计过程
        3. 7.2.2.3 应用曲线
      3. 7.2.3 脉冲位置调制
        1. 7.2.3.1 设计要求
        2. 7.2.3.2 详细设计过程
        3. 7.2.3.3 应用曲线
      4. 7.2.4 顺序计时器
        1. 7.2.4.1 设计要求
        2. 7.2.4.2 详细设计过程
        3. 7.2.4.3 应用曲线
      5. 7.2.5 专为提高 ESD 性能而设计
    3. 7.3 电源相关建议
    4. 7.4 布局
      1. 7.4.1 布局指南
      2. 7.4.2 布局示例
  9. 器件和文档支持
    1. 8.1 接收文档更新通知
    2. 8.2 支持资源
    3. 8.3 商标
    4. 8.4 静电放电警告
    5. 8.5 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息

说明

TLC555 是一款 CMOS 单片计时电路。该计时器与 CMOS、TTL 和 MOS 逻辑器件完全兼容,可在最高 2MHz 的频率下运行。由于输入阻抗较高,此器件可支持比 NE555 或 LM555 所支持的计时电容器更小的计时电容器。因此,可实现更加准确的延时时间和振荡。在整个电源电压范围内可保持较低功耗。

与 NE555 类似,TLC555 有一个约等于电源电压三分之一的触发电平以及一个约等于电源电压三分之二的阈值电平。可使用控制电压终端 (CONT) 来改变这些电平。当触发输入 (TRIG) 下降至低于触发电平的时候,触发器被设定并且输出变为高电平。如果 TRIG 高于触发电平并且阈值输入 (THRES) 在阈值电平之上,触发器将被复位并且输出为低电平。复位输入 (RESET) 的优先级高于所有其他输入,并且可用于启动一个新的计时周期。如果 RESET 为低电平,触发器被复位并且输出为低电平。只要当输出为低电平,在放电终端 (DISCH) 和接地 (GND) 之间提供一个低阻抗路径。所有未使用的输入必须连接到适当的逻辑电平,以防止错误触发。

封装信息
器件型号 封装(1) 封装尺寸(2)
TLC555C SOIC (8) 4.9mm × 6.0mm
PDIP (8) 9.81mm × 9.43mm
SOP (8) 6.2mm × 7.8mm
TSSOP (14) 5.0mm × 6.4mm
TLC555I SOIC (8) 4.9mm × 6.0mm
PDIP (8) 9.81mm × 9.43mm
TLC555M LCCC (20) 8.89mm × 8.89mm
CDIP (8) 9.6mm × 9.0mm
TLC555Q SOIC (8) 4.9mm × 6.0mm
有关更多信息,请参阅 节 10
封装尺寸(长 × 宽)为标称值,并包括引脚(如适用)。
TLC555 简化版原理图简化版原理图