ZHCSJ51F December   2018  – November 2023 TMP61

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 典型特性
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 TMP61 R-T 表
      2. 7.3.2 线性电阻曲线
      3. 7.3.3 正温度系数 (PTC)
      4. 7.3.4 内置失效防护
    4. 7.4 器件功能模式
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 热敏电阻偏置电路
        1. 8.2.1.1 设计要求
        2. 8.2.1.2 详细设计过程
          1. 8.2.1.2.1 带比较器的热保护
          2. 8.2.1.2.2 热折返
        3. 8.2.1.3 应用曲线
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 接收文档更新通知
    2. 9.2 支持资源
    3. 9.3 商标
    4. 9.4 术语表
    5. 9.5 静电放电警告
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

热性能信息

热指标(1)(2) TMP61 单位
DEC (X1SON) LPG (TO-92S) DYA (SOT-5X3)
2 个引脚 2 个引脚 2 个引脚
RθJA 结至环境热阻(3)(4) 443.4 215 742.9 °C/W
RθJC(top) 结至外壳(顶部)热阻 195.7 99.9 315.8 °C/W
RθJB 结至电路板热阻 254.6 191.7 506.2 °C/W
ΨJT 结至顶部特性参数 19.9 35.1 109.3 °C/W
YJB 结至电路板特性参数 254.5 191.7 500.4 °C/W
有关新旧热指标的更多信息,请参阅半导体和 IC 封装热指标应用报告。
有关自发热和热响应时间的信息,请参见“布局指南”部分。
在 JESD51-2 描述的环境中,按照 JESD51-7 的规定,在一个符合 JEDEC 标准的 High-K 电路板上进行仿真,获得自然对流条件下的结至环境热阻抗(RθJA)。根据 JESD 51-5,假设暴露焊盘封装的散热孔包含在 PCB 中。
由自发热引起的输出变化可以通过内部耗散乘以热阻来计算。