ZHCSJ18C October   2018  – November 2021 UCC21530

PRODUCTION DATA  

  1. 特性
  2. 应用
  3. 说明
  4. 修订历史记录
  5. 引脚配置和功能
  6. 规格
    1. 6.1  绝对最大额定值
    2. 6.2  ESD 等级
    3. 6.3  建议工作条件
    4. 6.4  热性能信息
    5. 6.5  额定功率
    6. 6.6  绝缘规格
    7. 6.7  安全相关认证
    8. 6.8  安全限值
    9. 6.9  电气特征
    10. 6.10 开关特征
    11. 6.11 绝缘特征曲线
    12. 6.12 典型特征
  7. 参数测量信息
    1. 7.1 传播延迟和脉宽失真度
    2. 7.2 上升和下降时间
    3. 7.3 输入和使能响应时间
    4. 7.4 可编程死区时间
    5. 7.5 上电 UVLO 到输出延迟
    6. 7.6 CMTI 测试
  8. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 VDD、VCCI 和欠压锁定 (UVLO)
      2. 8.3.2 输入和输出逻辑表
      3. 8.3.3 输入级
      4. 8.3.4 输出级
      5. 8.3.5 UCC21530 中的二极管结构
    4. 8.4 器件功能模式
      1. 8.4.1 使能引脚
      2. 8.4.2 可编程死区时间 (DT) 引脚
        1. 8.4.2.1 DT 引脚连接至 VCC
        2. 8.4.2.2 DT 引脚连接至 DT 和 GND 引脚之间的编程电阻器
  9. 应用和实现
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计要求
      2. 9.2.2 详细设计过程
        1. 9.2.2.1 设计 INA/INB 输入滤波器
        2. 9.2.2.2 选择死区时间电阻器和电容器
        3. 9.2.2.3 栅极驱动器输出电阻器
        4. 9.2.2.4 估算栅极驱动器功率损耗
        5. 9.2.2.5 估算结温
        6. 9.2.2.6 选择 VCCI、VDDA/B 电容器
          1. 9.2.2.6.1 选择 VCCI 电容器
        7. 9.2.2.7 其他应用示例电路
      3. 9.2.3 应用曲线
  10. 10电源相关建议
  11. 11布局
    1. 11.1 布局指南
      1. 11.1.1 元件放置注意事项
      2. 11.1.2 接地注意事项
      3. 11.1.3 高电压注意事项
      4. 11.1.4 散热注意事项
    2. 11.2 布局示例
  12. 12器件和文档支持
    1. 12.1 文档支持
      1. 12.1.1 相关文档
    2. 12.2 接收文档更新通知
    3. 12.3 支持资源
    4. 12.4 商标
    5. 12.5 Electrostatic Discharge Caution
    6. 12.6 术语表
      1.      机械、封装和可订购信息

绝缘规格

参数测试条件单位
CLR外部间隙(1)引脚间的最短空间距离> 8mm
CPG外部爬电距离(1)引脚间的最短封装表面距离> 8mm
DTI绝缘穿透距离双重绝缘的最小内部缝隙(内部间隙)(2 × 10.5 µm)>21µm
CTI相对漏电起痕指数DIN EN 60112 (VDE 0303-11);IEC 60112> 600V
材料组别符合 IEC 60664-1I
过压类别(符合 IEC 60664-1)额定市电电压 ≤ 600 VRMSI-IV
额定市电电压 ≤ 1000VRMSI-III
DIN V VDE V 0884-11 (VDE V 0884-11): 2017-01(2)
VIORM最大重复峰值隔离电压交流电压(双极)2121VPK
VIOWM最大工作隔离电压交流电压(正弦波);时间依赖型电介质击穿 (TDDB) 测试(请参阅图 6-11500VRMS
直流电压2121VDC
VIOTM最大瞬态隔离电压VTEST = VIOTM,t = 60s(合格测试)
VTEST = 1.2 × VIOTM,t = 1s(100% 生产测试)
8000VPK
VIOSM最大浪涌隔离电压(3)符合 IEC 62368-1 的测试方法,1.2/50 µs 波形,
VTEST = 1.6 × VIOSM = 12800VPK(合格测试)
8000VPK
qpd视在电荷(4)方法 a,输入/输出安全测试子组 2/3 后。
Vini = VIOTM,tini = 60s;

Vpd(m) = 1.2 × VIORM = 2545VPK,tm = 10s

<5pC
方法 a,环境测试子组 1 后。
Vini = VIOTM,tini = 60s;

Vpd(m) = 1.6 × VIORM = 3394VPK,tm = 10s

<5

方法 b1;常规测试(100% 生产测试)和预调节(类型测试)

Vini = 1.2 × VIOTM;tini = 1s;

Vpd(m) = 1.875 × VIORM = 3977VPK,tm = 1s

<5
CIO势垒电容,输入至输出(5)VIO = 0.4 sin (2πft),f =1MHz1.2pF
RIO隔离电阻,输入至输出(5)VIO = 500V (TA = 25°C)> 1012Ω
VIO = 500V (100°C ≤ TA ≤ 125°C)> 1011
VIO = 500V,TS = 150°C> 109
污染等级2
气候类别40/125/21
UL 1577
VISO可承受的隔离电压VTEST = VISO = 5700VRMS,t = 60s(合格测试),

VTEST = 1.2 × VISO = 6840VRMS,t = 1s(100% 生产测试)

5700VRMS
爬电距离和间隙应满足应用的特定设备隔离标准中的要求。请注意保持电路板设计的爬电距离和间隙,从而确保印刷电路板上隔离器的安装焊盘不会缩短此距离。在某些情况下,印刷电路板上的爬电距离和间隙变得相等。在印刷电路板上插入坡口和/或肋等技术用于帮助提高这些规格。
此耦合器仅适用于安全额定值范围内的安全电气绝缘。应借助合适的保护电路来确保符合安全额定值。
在空气或油中进行测试,以确定隔离栅的固有浪涌抗扰度。
视在电荷是局部放电 (pd) 引起的电气放电。
将隔离层每一侧的所有引脚都连在一起,构成一个双引脚器件。