ZHCSFP6B
November 2016 – March 2025
CDCLVP111-SP
PRODUCTION DATA
1
1
特性
2
应用
3
说明
4
引脚配置和功能
引脚功能
5
规格
5.1
绝对最大额定值
5.2
ESD 等级
5.3
建议运行条件
5.4
热性能信息
5.5
LVECL DC 电气特性
5.6
LVPECL DC 电气特性
5.7
交流电气特性
5.8
典型特性
6
详细说明
6.1
概述
6.2
功能方框图
6.3
特性说明
6.4
器件功能模式
7
应用和实施
7.1
应用信息
7.2
典型应用
7.2.1
用于线路卡应用的扇出缓冲器
7.2.1.1
设计要求
7.2.1.2
详细设计过程
7.2.1.2.1
LVPECL 输出端接
7.2.1.2.2
输入端接
7.2.1.3
应用曲线
7.3
电源相关建议
7.3.1
电源滤波
7.4
布局
7.4.1
布局指南
7.4.2
布局示例
8
器件和文档支持
8.1
文档支持
8.1.1
相关文档
8.2
接收文档更新通知
8.3
支持资源
8.4
商标
8.5
静电放电警告
8.6
术语表
9
修订历史记录
10
机械、封装和可订购信息
1
特性
将一个差分时钟输入对 LVPECL 分配至 10 个差分 LVPECL
与 LVECL 和 LVPECL 完全兼容
支持宽电源电压范围:2.375V 至 3.8V
通过 CLK_SEL 可选择时钟输入
适用于时钟分配应用的低输出偏斜(典型值为 15ps)
附加抖动小于 1ps
传播延迟小于 355ps
开路输入默认状态
兼容 LVDS、CML、SSTL 输入
针对单端时钟的 V
BB
基准电压输出
频率范围介于 DC 至 3.5GHz 之间
支持国防、航天和医疗应用
受控基线
同一封装测试厂
同一制造厂完成所有制造过程
支持军用(-55°C 至 125°C)温度范围,
(1)
延长的产品生命周期
延长的产品变更通知
产品可追溯性
1.
提供定制的温度范围。