ZHCAF53A March 2025 – September 2025 TAS2120 , TAS2320 , TAS2572 , TAS2574
该器件根据 VDD_MODE_THR_LVL[23:0] 寄存器中配置的 Y 桥模式阈值持续监测输入音频信号电平。当音频信号降至此阈值以下时,会启用内部磁滞计时器。如果信号在 YBRIDGE_HYST_TIMER [1:0] 寄存器指定的持续时间内一直低于阈值,则器件将切换到基于较低电压 (1.8V) VDD 电源的 PWM 开关模式。当信号电平超过 VDD_MODE_THR_LVL [23:0] 寄存器和 VDD_MODE_HYST [23:0] 寄存器定义的阈值后,器件就会开始在 PVDD 电源上开关输出 PWM 信号,而不会引入任何信号削波。
可以使用 PPC3 软件工具配置 VDD_MODE_THR_LVL[23:0] 和 VDD_MODE_HYST[23:0] 寄存器。
| 位 | 字段 | 类型 | 复位 | 说明 |
|---|---|---|---|---|
| 23-0 | VDD_MODE_THR_LVL[23:0] | R/W | 50A3D7h | 地址 0x8 至 0xA 合并在一起。可以使用 PPC3 软件进行配置。 |
| 位 | 字段 | 类型 | 复位 | 说明 |
|---|---|---|---|---|
| 23-0 | VDD_MODE_HYST[23:0] | R/W | DA74h | 地址 0xC 至 0xE 合并在一起。可以使用 PPC3 软件进行配置。 |
| YBRIDGE_HYST_TIMER[1:0] | 配置 |
|---|---|
| 00 | 100us |
| 01(默认值) | 500us |
| 10 | 5ms |
| 11 | 50ms |
与 TAS257x 系列不同,TAS2x20 器件可通过硬件引脚控制或 I²C 控制进行配置。在硬件引脚控制模式下,用户可从三种预定义配置中选择其一,用于设定 Y 桥阈值。与之相比,对于 I²C 或软件控制模式,Y 桥阈值由前面描述的 VDD_MODE_THR_LVL 和 VDD_MODE_HYST 寄存器的组合定义。
| SEL4_ADDR 连接 | 配置 |
|---|---|
| 直接短接至 GND | 80mW 的 Y 桥阈值 |
| 直接短接至电源 | 40mW 的 Y 桥阈值 |
| 24K 至电源 | 1mW 的 Y 桥阈值 |
此外,在硬件引脚控制模式下,会将磁滞计时器设置为默认值(500 微秒)。与之相比,对于 I²C 或软件控制模式,可以通过如上所述的 YBRIDGE_HYST_TIMER 寄存器定制磁滞定时器值。