ZHCAER8A December   2024  – February 2025 ADS127L21 , PGA855 , THS4561

 

  1.   1
  2.   摘要
  3.   商标
  4. 1引言
  5. 2抗混叠滤波器示例
    1. 2.1 仿真
    2. 2.2 硬件测试
  6. 3总结
  7. 4参考资料
  8. 5修订历史记录

硬件测试

可以测试实际电路,以根据图 2-1 中所述的修改验证使用 ADS127L21EVM-PDKPGA855EVM 进行的仿真。

可使用低失真正弦波发生器测试抗混叠滤波器,而使用 ADS127L21EVM-PDK-GUI 来收集数据。

图 2-9图 2-8 中显示的结果是不同频率和 PGA855 增益的声音响应。图 2-9 展示了谐波噪声在较高的频率下会更糟,仅当信号接近截止值时才会跳回。对于 SNR,本底噪声在 100kHz 和 200kHz 的增益范围内相当,但在 100kHz 及更低频率下,高增益信号的噪声比单位信号或低增益信号更大。这是合理的,因为高增益滤波器之前的输入信号需要很小才能达到 PGA855 上的相同输出。

 SNR图 2-8 SNR
 THD图 2-9 THD

幅度是一个极其重要的测量值,用于确认仿真预测的新截止频率。这可以在图 2-10 所示的图中看到。这不仅显示了与图 2-3 中所示形状相似的形状,而且还显示了远超目标频率的截止频率。

 抗混叠滤波器幅度图 2-10 抗混叠滤波器幅度

群延迟是通过带宽上的相位测量值计算得出的。图 2-11 显示群延迟在整个带宽内保持低水平(群延迟以微秒为单位进行模拟,而以纳秒为单位进行测量)。这与图 2-5 中的仿真一致,该仿真表明整个信号链从直流到 100kHz 的延迟变化约为 10ns。一致的延迟使计算机能够持续预测何时可以在 DAQ 系统的输入和输出之间接收到正确的数据。

 信号链的群延迟(标准化为 10kHz)图 2-11 信号链的群延迟(标准化为 10kHz)