ZHCADN3A April   2019  – January 2024 TLV320ADC3140 , TLV320ADC5140 , TLV320ADC6140

 

  1.   1
  2.   摘要
  3.   商标
  4. 1引言
  5. 2TLV320ADCx140/PCMx140-Q1 的处理块
    1. 2.1 抽取滤波器响应
      1. 2.1.1 支持的采样率
    2. 2.2 AGC 或 DRE
      1. 2.2.1 支持的采样率
      2. 2.2.2 通道分配
    3. 2.3 通道加法器、数字混频器和双二阶滤波器
  6. 3不同采样率支持的处理块
    1. 3.1 采样率为 8 kHz
    2. 3.2 16kHz-48kHz 采样率
    3. 3.3 采样率为 96 kHz
    4. 3.4 采样率为 192 kHz
    5. 3.5 采样率为 384 kHz
    6. 3.6 采样率为 768 kHz
  7. 4示例配置
  8. 5参考文献
  9.   修订历史记录

通道加法器、数字混频器和双二阶滤波器

该器件支持一个四通道混频器、单通道求和模式和每个通道最多三个双二阶滤波器。8kHz 至 192kHz 范围内的所有采样率都支持这些功能。有关加法器和混频器模式配置的详细信息,请参阅表 2-5。可编程混频器功能仅在 CH_SUM[2:0] 设置为 2'b00 时可用。只有输入通道 1 至通道 4 支持混频器功能。

可以使用 P0_R108:BQ_CFG 位来设置每个通道的双二阶滤波器数量,如表 2-6 所示。有关双二阶滤波器配置的更多信息,请参阅 TLV320ADCx140/PCMx140-Q1 可编程双二阶滤波器配置和应用 应用手册。

表 2-5 通道加法模式和数字混频器可编程设置
P0_R107_D[3:2]:CH_SUM[1:0]输入通道的通道加法模式
00(默认值)禁用通道加法模式(启用数字混频器)。
01输出通道 1 =(输入通道 1 + 输入通道 2)/2
输出通道 2 =(输入通道 1 + 输入通道 2)/2
10保留
11保留
表 2-6 双二阶滤波器配置设置
P0_R108_D[6:5]:BQ_CFG[1:0]双二阶滤波器配置
00(默认值)每个通道 0 个双二阶滤波器;禁用所有双二阶滤波器。
01每个通道 1 个双二阶滤波器
10每个通道 2 个双二阶滤波器
11每个通道 3 个双二阶滤波器

表 2-7 列出了可用于给定输入通道的处理块。这些分配是固定的,无法更改。双通道加法器模式可用于前两个通道,无法分配给通道 3 和 4,即使某些其他通道被禁用也是如此。其中对于所有四个通道,提供四通道混频器和每通道三个双二阶滤波器。输入通道 1 和 2 支持的功能最多,而通道 3 和 4 支持的功能最少。

表 2-7 输入通道上的处理块分配
后处理块1234
双通道加法器xx
四通道混频器
提供双二阶滤波器3333