ZHCADD9 November   2023 LMK6H

 

  1.   1
  2.   摘要
  3.   商标
  4. 1引言
  5. 2测试设置
  6. 3测试步骤
  7. 4TI PCIe 合规性工具说明
  8. 5LMK6H 和 LMKDB1xxx 测试结果
    1. 5.1 LMK6H 和 LMKDB1xxx 测试结果摘要
    2. 5.2 LMK6H 和 LMKDB1xxx 系列的 PCIe 工具输入文件波形
    3. 5.3 LMK6H 和 LMKDB1xxx 详细抖动测量
  9. 6总结
  10. 7参考资料

LMK6H 和 LMKDB1xxx 测试结果摘要

表 5-1 是针对 LMK6H 和 LMKDB1xxx 相位噪声分析的 PCIe 合规性结果汇总,其中展示了器件在第 1 代到第 6 代 PCIe、噪声折叠 0 和 3 以及时钟架构通用时钟 (CC) 和独立基准无展频 (SRNS) 方面的抖动兼容性。

PCIe 抖动规格或时域计算可能具有以下状态之一:

  • 通过:在规格/限制范围内
  • 未通过:超出规格/限制
  • 不适用:无规格/限制
表 5-1 LMK6H 和 LMKDB1xxx PCIe 工具测试结果摘要 - 频域
抖动滤波器时钟架构噪声折叠最小 (fs)最大 (fs)限制 (fs)状态
PCIe1CC00.01,38586,000通过
30.01,82686,000通过
PCIe2CC0461453,100通过
3571813,100通过
SRNS05949不适用不适用
37360不适用不适用
PCIe3CC015431,000通过
319541,000通过
SRNS01849不适用不适用
32260不适用不适用
PCIe4CC01843500.0通过
32254500.0通过
SRNS01849不适用不适用
32260不适用不适用
PCIe5CC0318150.0通过
3423150.0通过
SRNS0419不适用不适用
3524不适用不适用
PCIe6CC0411100.0通过
3514100.0通过
SRNS0515不适用不适用
3618不适用不适用

表 5-2 是用于 LMK6H 和 LMKDB1xxx 时域分析的 PCIe 合规性摘要,展示了器件的时域合规性。

表 5-2 LMK6H 和 LMKDB1xxx PCIe 工具测试结果摘要 - 时域
计算最小值平均值最大值限制状态
Vcross277.85291.29304.06250mV 至 550mV通过
Vhigh664.188664.188150mV通过
Vlow3.6253.625-150mV通过
周期9.99210.00110.0169.847ns 到 10.203ns通过
占空比49.95750.06450.21740%至60%通过
过冲电压42.956.19300mV通过
下冲电压-53.95-72.38-300mV通过
上升沿速率3.4513.6623.8970.6V/ns 至 4V/ns通过
下降沿速率3.3743.5793.8090.6V/ns 至 4V/ns通过