ZHCSZ08A July   2025  – October 2025 UCC57142-Q1 , UCC57148-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 开关特性
    7. 5.7 时序图
    8. 5.8 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 输入级
      2. 6.3.2 使能/故障 (EN/FLT)
      3. 6.3.3 驱动器级
      4. 6.3.4 过流 (OC) 保护
      5. 6.3.5 热关断
    4. 6.4 器件功能模式
  8. 应用和实施
    1. 7.1 应用信息
    2. 7.2 典型应用
      1. 7.2.1 驱动 MOSFET/IGBT/SiC MOSFET
        1. 7.2.1.1 设计要求
        2. 7.2.1.2 详细设计过程
          1. 7.2.1.2.1 VDD 欠压锁定
          2. 7.2.1.2.2 功率耗散
        3. 7.2.1.3 应用曲线
    3. 7.3 电源相关建议
    4. 7.4 布局
      1. 7.4.1 布局指南
      2. 7.4.2 布局示例
      3. 7.4.3 散热注意事项
  9. 器件和文档支持
    1. 8.1 第三方产品免责声明
    2. 8.2 接收文档更新通知
    3. 8.3 支持资源
    4. 8.4 商标
    5. 8.5 静电放电警告
    6. 8.6 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • DBV|6
散热焊盘机械数据 (封装 | 引脚)
订购信息

电气特性

VDD = 15V,从 VDD 到 COM 的 1µF 电容器,TJ = –40°C 至 +150°C,CL = 0pF(除非另有说明)。
参数 测试条件 最小值 典型值 最大值 单位
电源电流
IVDDQ VDD 静态电源电流 VIN = 3.3V,EN = 5V,VDD = 6.5V 1.3 mA
IVDD VDD 静态电源电流 VIN = 3.3V,EN = 5V 0.7 1.5 mA
IVDD VDD 静态电源电流 VIN = 0V,EN = 5V 0.7 1.1 mA
IVDDO VDD 动态工作电流 fSW = 1MHz,EN = 5V,VDD = 15V,CL = 1.8nF 30 mA
IDIS VDD 禁用电流 VIN = 3.3V,EN = 0V 0.8 1.1 mA
VDD 欠压阈值和延迟
VVDD_ON VDD UVLO 上升阈值 8V UVLO 选项 7.65 8 8.35 V
VVDD_OFF VDD UVLO 下降阈值 6.65 7 7.35 V
VVDD_HYS VDD UVLO 阈值迟滞 1 V
tUVLO2FLT 从 UVLO 到 FLT 的传播延迟 2 µs
VVDD_ON VDD UVLO 上升阈值 12V UVLO 选项 12.8 13.5 14.2 V
VVDD_OFF VDD UVLO 下降阈值 11.8 12.5 13.2 V
VVDD_HYS VDD UVLO 阈值迟滞 1 V
IN、EN/FLT
VINH 输入高电平阈值电压 1.8 2.2 2.6 V
VINL 输入低电平阈值电压 0.8 1.2 1.6 V
VIN_HYS 输入阈值迟滞 1 V
RIND IN 引脚下拉电阻 115
VENH 使能高电平阈值电压 1.8 2.2 2.6 V
VENL 使能低电平阈值电压 0.8 1.2 1.6 V
VEN_HYS 使能阈值迟滞 1 V
RENU EN 引脚上拉电阻 2
IFLTth FLT 阈值  VFLT-sink = 400mV,25°C 18 mA
OC 检测
tOCFIL(1) OC 抗尖峰脉冲滤波器(8V-UVLO 版本) 70 ns
tOCFIL(1) OC 抗尖峰脉冲滤波器(12V-UVLO 版本) 190 ns
tOC2OUT(1) OC 传播延迟到输出达到 90% 的 OUT(8V-UVLO 版本) 115 145 ns
tOC2OUT(1) OC 传播延迟到输出达到 90% 的 OUT(12V-UVLO 版本) 230 350 ns
tOC2FLT(1) OC 传播延迟到输出达到 90% 的 EN/FLT 低电平(8V-UVLO 版本) 115 150 ns
tOC2FLT(1) OC 传播延迟到输出达到 90% 的 EN/FLT 低电平(12V-UVLO 版本) 220 320 ns
tOCLEB(1) OC 前沿消隐时间(,8V-UVLO 版本) 60 80 ns
tOCLEB(1) OC 前沿消隐时间(,12V-UVLO 版本) 180 250 ns
过热保护
TSD(1) 过热阈值 180
THYS(1) 过热保护迟滞 30
tOTP2FLT(1) 从过热关断到 FLT 的传播延迟 过热关断到 90% 的 FLT,Cl=10pF 8 us
输出驱动器级
ISRCPK(1) 峰值输出拉电流 CVDD = 10µF,CL = 0.1µF,f = 1kHz -3 A
ISNKPK(1) 峰值输出灌电流 CVDD = 10µF,CL = 0.1µF,f = 1kHz 3 A
ROH 上拉电阻 IOUT = -500mA 5 Ω
ROL 下拉电阻 IOUT = 50mA 1 Ω
参数未在生产环境中测试