ZHCSLI4C may   2020  – june 2023 TSV911A-Q1 , TSV912A-Q1 , TSV914A-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 修订历史记录
  6. 器件比较表
  7. 引脚配置和功能
  8. 规格
    1. 7.1 绝对最大额定值
    2. 7.2 ESD 等级
    3. 7.3 建议运行条件
    4. 7.4 热性能信息:TSV911A-Q1
    5. 7.5 热性能信息:TSV912A-Q1
    6. 7.6 热性能信息:TSV914A-Q1
    7. 7.7 电气特性
    8. 7.8 典型特性
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 轨到轨输入
      2. 8.3.2 轨到轨输出
      3. 8.3.3 过载恢复
    4. 8.4 器件功能模式
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计要求
      2. 9.2.2 详细设计过程
      3. 9.2.3 应用曲线
    3. 9.3 电源相关建议
      1. 9.3.1 输入和 ESD 保护
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 接收文档更新通知
    2. 10.2 支持资源
    3. 10.3 商标
    4. 10.4 静电放电警告
    5. 10.5 术语表
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

布局指南

为了实现器件的最佳运行性能,应使用良好的印刷电路板 (PCB) 布局规范,包括:

  • 噪声可以通过整个电路的电源引脚和运算放大器本身的电源引脚传入模拟电路。旁路电容用于通过为局部模拟电路提供低阻抗电源,以降低耦合噪声。
    • 在每个电源引脚和接地端之间接入低等效串联电阻 (ESR) 0.1µF 陶瓷旁路电容,并尽量靠近器件放置。从 V+ 到接地端之间的单个旁路电容适用于单电源应用。
  • 将电路中的模拟部分和数字部分单独接地是最简单最有效的噪声抑制方法之一。多层 PCB 中通常将一层或多层专门作为接地层。接地层有助于散热和降低电磁干扰 (EMI) 噪声拾取。确保对数字接地和模拟接地进行物理隔离,同时应注意接地电流。
  • 为了减少寄生耦合,请让输入走线尽可能远离电源或输出走线。如果这些走线不能保持分离,则敏感走线与有噪声走线垂直相交比平行更好。
  • 外部元件应尽量靠近器件放置。如图 9-5 所示,使 RF 和 RG 接近反相输入可最大限度地减小反相输入端的寄生电容。
  • 尽可能缩短输入走线。切记:输入走线是电路中最敏感的部分。
  • 考虑在关键走线周围设定驱动型低阻抗保护环。保护环可以显著减少附近走线在不同电势下产生的泄漏电流。
  • 为获得最佳性能,建议在组装 PCB 板后进行清洗。
  • 任何精密集成电路都可能因湿气渗入塑料封装中而出现性能变化。请遵循所有的 PCB 水清洁流程,建议将 PCB 组装烘干,以去除清洗时渗入器件封装中的湿气。大多数情形下,清洗后在 85°C 下低温烘干 30 分钟即可。