ZHCS889Q June 2007 – August 2022 TMS320F28232 , TMS320F28232-Q1 , TMS320F28234 , TMS320F28234-Q1 , TMS320F28235 , TMS320F28235-Q1 , TMS320F28332 , TMS320F28333 , TMS320F28334 , TMS320F28335 , TMS320F28335-Q1
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
| 编号 | 最小值 | 最大值 | 单位 | |||
|---|---|---|---|---|---|---|
| McBSP 模块时钟(CLKG、CLKX、CLKR)范围(1) | 1 | kHz | ||||
| 25 (3) | MHz | |||||
| McBSP 模块周期时间(CLKG、CLKX、CLKR)范围(1) | 40 | ns | ||||
| 1 | ms | |||||
| M11 | tc(CKRX) | 周期时间,CLKR/X(1) | CLKR/X 外部 | 2P(2) | ns | |
| M12 | tw(CKRX) | 脉冲持续时间,CLKR/X 高电平或者 CLKR/X 低电平(1) | CLKR/X 外部 | P – 7 | ns | |
| M13 | tr(CKRX) | 上升时间,CLKR/X(1) | CLKR/X 外部 | 7 | ns | |
| M14 | tf(CKRX) | 下降时间,CLKR/X(1) | CLKR/X 外部 | 7 | ns | |
| M15 | tsu(FRH-CKRL) | 建立时间,CLKR 低电平之前外部 FSR 高电平的时间(1) | CLKR 内部 | 18 | ns | |
| CLKR 外部 | 2 | |||||
| M16 | th(CKRL-FRH) | 保持时间,CLKR 低电平之后外部 FSR 高电平的时间(1) | CLKR 内部 | 0 | ns | |
| CLKR 外部 | 6 | |||||
| M17 | tsu(DRV-CKRL) | 建立时间,CLKR 低电平之前 DR 有效的时间(1) | CLKR 内部 | 18 | ns | |
| CLKR 外部 | 2 | |||||
| M18 | th(CKRL-DRV) | 在 CLKR 低电平之后,DR 有效的保持时间(1) | CLKR 内部 | 0 | ns | |
| CLKR 外部 | 6 | |||||
| M19 | tsu(FXH-CKXL) | 在 CLKX 低电平之前,外部 FSX 为高电平的建立时间(1) | CLKX 内部 | 18 | ns | |
| CLKX 外部 | 2 | |||||
| M20 | th(CKXL-FXH) | 在 CLKX 低电平之后,外部 FSX 为高电平的保持时间(1) | CLKX 内部 | 0 | ns | |
| CLKX 外部 | 6 | |||||
CLKSRG 可由 LSPCLK,CLKX,CLKR 供源。CLKSRG≤(SYSCLKOUT/2).McBSP 的性能受到 I/O 缓冲器开关速度的限制。