ZHCS889Q June 2007 – August 2022 TMS320F28232 , TMS320F28232-Q1 , TMS320F28234 , TMS320F28234-Q1 , TMS320F28235 , TMS320F28235-Q1 , TMS320F28332 , TMS320F28333 , TMS320F28334 , TMS320F28335 , TMS320F28335-Q1
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
如果 XREADY 信号在同步模式中被采样(USEREADY=1,READYMODE=1),那么:
| 1 | 前置: | LR ≥ tc(XTIM) | ||
| LW ≥ tc(XTIM) | ||||
| 2 | 有效: | AR ≥ 2 × tc(XTIM) | ||
| AW ≥ 2 × tc(XTIM) | ||||
| 3 | 前置 + 有效: | LR + AR ≥ 4 × tc(XTIM) | ||
| LW + AW ≥ 4 × tc(XTIM) |
限制条件不包括外部硬件等待状态。
这些要求导致以下 XTIMING 寄存器配置限制:
| XRDLEAD | XRDACTIVE | XRDTRAIL | XWRLEAD | XWRACTIVE | XWRTRAIL | X2TIMING |
|---|---|---|---|---|---|---|
| ≥ 1 | ≥ 2 | 0 | ≥ 1 | ≥ 2 | 0 | 0,1 |
或者
| XRDLEAD | XRDACTIVE | XRDTRAIL | XWRLEAD | XWRACTIVE | XWRTRAIL | X2TIMING |
|---|---|---|---|---|---|---|
| ≥ 2 | ≥ 1 | 0 | ≥ 2 | ≥ 1 | 0 | 0,1 |
使用异步 XREADY 时,有效和无效时序示例:
| XRDLEAD | XRDACTIVE | XRDTRAIL | XWRLEAD | XWRACTIVE | XWRTRAIL | X2TIMING | |
|---|---|---|---|---|---|---|---|
| 无效(1) | 0 | 0 | 0 | 0 | 0 | 0 | 0,1 |
| 无效(1) | 1 | 0 | 0 | 1 | 0 | 0 | 0,1 |
| 无效(1) | 1 | 1 | 0 | 1 | 1 | 0 | 0 |
| 有效 | 1 | 2 | 0 | 1 | 2 | 0 | 1 |
| 有效 | 1 | 2 | 0 | 1 | 2 | 0 | 0,1 |
| 有效 | 2 | 1 | 0 | 2 | 1 | 0Ω | 0,1 |
除非另外说明,否则所有 XINTF 时序适用于表 7-3 中列出的时钟配置。
| 模式 | SYSCLKOUT | XTIMCLK | XCLKOUT |
|---|---|---|---|
| 1 | SYSCLKOUT | SYSCLKOUT | |
| 示例: | 150MHz | 150MHz | 150MHz |
| 2 | SYSCLKOUT | 1/2 SYSCLKOUT | |
| 示例: | 150MHz | 150MHz | 75MHz |
| 3 | 1/2SYSCLKOUT | 1/2 SYSCLKOUT | |
| 示例: | 150MHz | 75MHz | 75MHz |
| 4 | 1/2SYSCLKOUT | 1/4 SYSCLKOUT | |
| 示例: | 150MHz | 75MHz | 37.5MHz |
SYSCLKOUT 和 XTIMCLK 之间的关系显示在图 7-28中。
图 7-28 SYSCLKOUT 与 XTIMCLK 之间的关系