ZHCSLH3E June   2020  – May 2024 TLV9020-Q1 , TLV9021-Q1 , TLV9022-Q1 , TLV9024-Q1 , TLV9030-Q1 , TLV9031-Q1 , TLV9032-Q1 , TLV9034-Q1

PRODMIX  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
    1. 4.1 引脚功能:TLV90x0-Q1 和 TLV90x1-Q1 单通道
    2.     引脚功能:TLV90x2-Q1 双通道
    3.     引脚功能:TLV90x4-Q1 四通道
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  ESD 等级
    3. 5.3  建议运行条件
    4. 5.4  热性能信息,TLV90x0-Q1、TLV90x1-Q1
    5. 5.5  热性能信息,TLV90x2-Q1
    6. 5.6  热性能信息,TLV90x4-Q1
    7. 5.7  电气特性,TLV90x0-Q1,TLV90x1-Q1
    8. 5.8  开关特性,TLV90x0-Q1、TLV90x1-Q1
    9. 5.9  电气特性,TLV90x2-Q1
    10. 5.10 开关特性,TLV90x2-Q1
    11. 5.11 电气特性,TLV90x4-Q1
    12. 5.12 开关特性,TLV90x4-Q1
    13. 5.13 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
    4. 6.4 器件功能模式
      1. 6.4.1 输出
        1. 6.4.1.1 TLV9022-Q1 和 TLV9024-Q1 开漏输出
        2. 6.4.1.2 TLV9032-Q1 和 TLV9034-Q1 推挽输出
      2. 6.4.2 上电复位 (POR)
      3. 6.4.3 输入
        1. 6.4.3.1 轨至轨输入
        2. 6.4.3.2 容错输入
        3. 6.4.3.3 输入保护
      4. 6.4.4 ESD 保护
      5. 6.4.5 未使用的输入
      6. 6.4.6 迟滞
  8. 应用和实施
    1. 7.1 应用信息
      1. 7.1.1 基本的比较器定义
        1. 7.1.1.1 操作
        2. 7.1.1.2 传播延迟
        3. 7.1.1.3 过驱电压
      2. 7.1.2 迟滞
        1. 7.1.2.1 具有迟滞功能的反相比较器
        2. 7.1.2.2 具有迟滞功能的非反相比较器
        3. 7.1.2.3 使用开漏输出的反相和同相迟滞
    2. 7.2 典型应用
      1. 7.2.1 窗口比较器
        1. 7.2.1.1 设计要求
        2. 7.2.1.2 详细设计过程
        3. 7.2.1.3 应用曲线
      2. 7.2.2 方波振荡器
        1. 7.2.2.1 设计要求
        2. 7.2.2.2 详细设计过程
        3. 7.2.2.3 应用曲线
      3. 7.2.3 可调节的脉宽生成器
      4. 7.2.4 延时时间生成器
      5. 7.2.5 逻辑电平转换器
      6. 7.2.6 单稳态多谐振荡器
      7. 7.2.7 双稳态多谐振荡器
      8. 7.2.8 过零检测器
      9. 7.2.9 脉冲切片器
    3. 7.3 电源相关建议
  9. 布局
    1. 8.1 布局指南
    2. 8.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

TLV9022-Q1 和 TLV9024-Q1 开漏输出

TLV902x-Q1 具有一个仅灌入的开漏(通常也被称为集电极开路)输出级,可将输出逻辑电平上拉至一个外部电压(0V 至 5.5V),而不受比较器电源电压 (VS) 的影响。该开漏输出还允许对多个开漏输出进行逻辑或运算和逻辑电平转换。TI 建议将上拉电阻器电流设置为 100uA 至 1mA。较低的上拉电阻值将有助于增加上升沿的上升时间,但代价是增加 VOL 和功耗。上升时间将取决于总上拉电阻和总负载电容的时间常数。大阻值上拉电阻 (> 1MΩ) 将由于 RC 时间常数而产生指数上升沿,并增加上升时间。

未使用的开漏输出必须保持悬空,如果不允许使用悬空引脚,则可以连接到 V- 引脚。虽然单个输出的灌电流通常可达 125mA,但所有通道组合在一起的总电流必须小于 200mA。